电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA578M000DGR

产品描述LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA578M000DGR概述

LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA578M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率578 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI BMS动力电池管理技术
TI BMS动力电池管理技术 观看地址: TI BMS动力电池管理技术 347363347365347364 ...
qwqwqw2088 模拟与混合信号
52单片机遥控处理
在网上买了一块遥控板,2262的编码芯片,想用52单片机解码出来,可是信号接到单片机外部中断引脚后,一按按键中断引脚电压就在3.7-4.9V跳动,可以清楚看见码头和数据码,示波器看很明显,但是问 ......
小城大事 51单片机
EE咱那个可爱的头像呢,怎么能换呢
https://bbs.eeworld.com.cn/ajaximage.php?aid=138571&size=300x300&key=6eec6e5ca6ec1bf2f7ef3feb8b0de847&nocache=yes&type=fixnone这个没有之前那个可爱的,555...
Sur 聊聊、笑笑、闹闹
altera fpga配置芯片替代型号
altera fpga配置芯片,有哪些低成本的替代型号,我用cyclone iv系列的EP4CE15E144? ...
kata FPGA/CPLD
各位大神
大神们,虽然实现了,但是我还是有疑问,P1OUT =BIT1+BIT0; 是什么意思? 之前的注释不懂。 #include //#include "msp430f5529.h" /*熟悉端口的配置 * main.c*/ int main(void) ......
HI唐辉 电子竞赛
【UFUN学习】不学个痛快如何对得起ufun这么酷的板子!!!——模电第一篇
今天上论坛看到了unfun第一期中奖的名单,很荣幸我中奖了~感谢eeworld和张老师~还有广大坛友~ 但是模电的分享部分暂时还未看到,基于此,我就抛砖引玉,希望大家多多分享,我好学习学习模电。 ......
皈依 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2531  1053  1833  1423  2929  48  55  39  52  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved