电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA747M000DG

产品描述LVPECL Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA747M000DG概述

LVPECL Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA747M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率747 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EVC里怎么对事件进行调试?
小弟遇到一个问题,在一个线程里等待一个自动复位事件,在调试这个线程的时候,怎么假设该事件发生让程序继续执行?谢谢高手回答...
bareydai 嵌入式系统
各位大神,我表示吐血了,神啊,给我发个G2553硬件IIC驱动ADS1100的程序吧。。。
RT 啊如题啊。。。。。我表示吐血了,神啊,给我发个硬件IIC驱动ADS1100的程序吧。。。...
soniaxiao 微控制器 MCU
关于CC2530有源晶振的若干问题
最近在做CC2530核心板,画板子过程中参考了一些资料,期间对于有源晶振这个问题还是有些小收获和小困惑; 收获: 1、我们常用的有源晶振一般都是四个引脚的,有点或者圆圈标记的为一号引脚 ......
regove 无线连接
【藏书阁】电子元件基础知识
PPT 36页 课题:电子元件基础知识 内容: 1.基本术语的概念; 2.电阻、电容的辨别; 3.其它常用元件(二极管、三极管、电感、变压器等)的感官认识;...
wzt 模拟电子
EEWORLD大学堂----Atmel - 简易利用Atmel ATSHA204 保护您的设计
Atmel - 简易利用Atmel ATSHA204 保护您的设计:https://training.eeworld.com.cn/course/57?不需加密专门知识,高昂的成本或长时间的投放,?也可以简单实现加密认证,?确保您的设计的安全。...
dongcuipin 聊聊、笑笑、闹闹
一个POOM的问题
我用POOM把outlook里日历中显示的约会信息全读出来了(我想备份约会,不知道只备份这点行不行).但有个问题: 1 里面的attendees有两项,一个必需 一个可选.在读出来的时候并没有分这两项,而且写 ......
ustc2005 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 754  880  1456  2833  972  34  21  28  26  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved