电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB123M000DGR

产品描述LVDS Output Clock Oscillator, 123MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB123M000DGR概述

LVDS Output Clock Oscillator, 123MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB123M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率123 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
终端PDA界面最大化后自己做一个图片按钮用来显示电量和WLAN
终端采集器用的是SYMBOL的9300,我将窗口最大化后,状态栏就隐藏掉(要求这样子)这样我就需要自己显示电量和那个设置无线局域网的东西。有做过的发一个DEMO程序到我邮箱里,谢谢!worldisliuyi ......
licaiyanding 嵌入式系统
B题交流
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 大家发表下做B题的问题,大家一起解决 ...
小果冻 电子竞赛
为了咱日后更详细探讨:请说说安防有哪些应用产品?
希望大家可以罗列下你知道的安防应用产品或者关注的安防技术 越详细越好 找到大家感兴趣的内容,咱们可以逐一在坛子里进行探讨~~~...
soso 工业自动化与控制
江湖救急!VIVADO错误 小白求帮助
我是个小白 从网上找的vivado源程序 没有检出错误 但是仿真和综合的时候显示有错误 综合的时候只显示有错误 但是我没找到怎么看:Cry: 仿真的时候 显示的错误如图 他让我看xvlog 我也 ......
lll424168013 FPGA/CPLD
常用元器件的识别
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 一、电阻 电阻在电路中用“R”加数字表示,如:R1表示编号为1的电阻。电阻在电路中的主要作用为分流、限流、分压、偏置等。 1、参数识别:电阻 ......
open82977352 电子竞赛
求C语言核心开发技术从入门到精通光盘文件
本人在本站下载了电子书,看了俄罗斯方块游戏的开发实例。自己照着电子书敲了代码,编译不成功,求哪位大神提供完整的代码,谢谢。 因不太会Turbo,能附上俄罗斯方块游戏各模块建立、编译、 ......
Hassan 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2467  1755  278  1544  2527  56  49  19  10  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved