电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC1334M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1334MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530UC1334M00DGR概述

CMOS/TTL Output Clock Oscillator, 1334MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC1334M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1334 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
急聘 电子工程师 (单片机开发工程师 嵌入式硬件工程师 逻辑电路设计工程师)
单片机开发工程师 1. 电子类及其相关专业,本科及以上学历,三年以上相关工作经验; 2. 熟练使用51系列、ARM系列单片机的应用与开发; 3. 熟悉电子电路的原理设计、PCB设计; 4. 具有一定 ......
focuscounter 求职招聘
求电赛信息安全技术专题邀请赛作品选编2010
本帖最后由 paulhyde 于 2014-9-15 03:40 编辑 在网上搜了很久,一直没找到,急求,哪位好心分享一下吧,先谢啦 ...
i__nge 电子竞赛
ARM7移植uCos操作系统遇到的一个问题
OSIntCtxSw LDR R2, LDR R12, MRS R0, CPSR ......
johnychoi 实时操作系统RTOS
开关电源的最佳布置流程是什么?
设计电路都会有工程师自己的设计流程,而有些电路的设计流程会要求的稍微严格一些,大家平时在设计开关电路的流程一般是什么样的? 这里贴出设计开关电路的几个重要步骤,大家可以根据自己平 ......
buildele 电源技术
技术宅看过来!霍尔效应磁传感器基础
什么是霍尔效应?简单的说,当电流流过导体,而此时恰巧存在一个外部磁场,那么在对应磁场的垂直正交方向上,就会产生一个电压。在示意图中电流从左向右流,也就是说导体中的电子,是从右向左移 ......
EE大学堂 大学堂专版
电力载波LED灯具调光终端+第一周
本周不凑巧啊,正赶上仲秋佳节,时间安排就会出现冲突,不过还是认真在做RL78资料的学习和设计的工作。大家努力,也要先过好佳节啊!...
lshjiang 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2509  1038  2881  1155  574  4  48  49  18  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved