电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB100M000BGR

产品描述LVPECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB100M000BGR概述

LVPECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB100M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531

推荐资源

定位基站和移动基站
如标题 本帖最后由 lybiny 于 2011-2-23 14:56 编辑 ]...
lybiny 微控制器 MCU
是什么影响我们的网络卡顿?是蓝翔?如何避免?
刚刚在 TI “无线” 风光可穿戴研讨会直播 中,有网友反映看直播时出现信号不稳、卡顿,这是为什么呢:puzzle: 297909 抛除网速的影响我们看看工程师AZ是怎么回答的:有刷电机(比如施工队 ......
eric_wang 聊聊、笑笑、闹闹
关于SysTick定时器的寄存器而引出的问题
1、在“STM32F10x参考手册”中提都不提,至少应该加一句“请参见Cortex-M3权威指南”吧。2、在《STM32F10x参考手册》中有“6.3.1时钟控制寄存器(RCC_CR)”说明了寄存器的名称;我在keilMDK ......
wzhang04 stm32/stm8
在C#中如何使用dll中的类
欲使用sapi.dll,其中sapi中定义了SpVoice类,欲使用其方法,该怎么办啊,急求...
3150gf 嵌入式系统
日本通过环保积分推进LED灯泡改革
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑  日本经济产业省的包括2683亿1000万日元信息政策预算在内的第2次补充预算案,于2010年1月28日获准通过。其中,含有很多LED照明产业相关扶 ......
探路者 消费电子
交换学习(J2EE交换单片或嵌入式)
如题,本人六年J2EE经验,现在对单片和嵌入式感只趣,但又苦于无法入门 有没有哪个朋友会单片或者嵌入式,正好又想学习J2EE的,大家共同学习。 本人在北京,Email:nxj1980@gmail.com...
tsin 嵌入式系统

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 848  452  629  1295  1267  18  10  13  27  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved