电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

N74LV373DB-T

产品描述IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver
产品类别逻辑    逻辑   
文件大小241KB,共14页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

N74LV373DB-T概述

IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver

N74LV373DB-T规格参数

参数名称属性值
厂商名称NXP(恩智浦)
包装说明SSOP,
Reach Compliance Codeunknown
系列LV/LV-A/LVX/H
JESD-30 代码R-PDSO-G20
长度7.2 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
位数8
功能数量1
端口数量2
端子数量20
最高工作温度125 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
传播延迟(tpd)31 ns
认证状态Not Qualified
座面最大高度2 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
宽度5.3 mm
Base Number Matches1

N74LV373DB-T相似产品对比

N74LV373DB-T N74LV373D-T N74LV373PW-T N74LV373PWDH-T N74LV373D N74LV373DB N74LV373PWDH N74LV373PW N74LV373N
描述 IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20 IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20 IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDSO20, Bus Driver/Transceiver IC LV/LV-A/LVX/H SERIES, 8-BIT DRIVER, TRUE OUTPUT, PDIP20, 0.300 INCH, EIAJ, SC603, PLASTIC, SOT-146-1, DIP-20, Bus Driver/Transceiver
包装说明 SSOP, SOP, TSSOP, TSSOP, SOP, SSOP, TSSOP, TSSOP, DIP,
Reach Compliance Code unknown unknown unknown unknown unknown unknown unknown unknown unknown
系列 LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H
JESD-30 代码 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDIP-T20
长度 7.2 mm 12.8 mm 6.5 mm 6.5 mm 12.8 mm 7.2 mm 6.5 mm 6.5 mm 26.73 mm
负载电容(CL) 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER
位数 8 8 8 8 8 8 8 8 8
功能数量 1 1 1 1 1 1 1 1 1
端口数量 2 2 2 2 2 2 2 2 2
端子数量 20 20 20 20 20 20 20 20 20
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE TRUE TRUE TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP SOP TSSOP TSSOP SOP SSOP TSSOP TSSOP DIP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH IN-LINE
传播延迟(tpd) 31 ns 31 ns 31 ns 31 ns 31 ns 31 ns 31 ns 31 ns 31 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 2 mm 2.65 mm 1.1 mm 1.1 mm 2.65 mm 2 mm 1.1 mm 1.1 mm 4.2 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 1 V 1 V 1 V 1 V 1 V 1 V 1 V 1 V 1 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES YES YES YES NO
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING THROUGH-HOLE
端子节距 0.65 mm 1.27 mm 0.65 mm 0.65 mm 1.27 mm 0.65 mm 0.65 mm 0.65 mm 2.54 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL
宽度 5.3 mm 7.5 mm 4.4 mm 4.4 mm 7.5 mm 5.3 mm 4.4 mm 4.4 mm 7.62 mm
Base Number Matches 1 1 1 1 1 1 1 1 1
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) - NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
Implement Design 出错
请问在 调用FIFO时出现了下错误,是什么原因?在synthesize 通过了,在Implement design 出错..ERROR:NgdBuild:604 - logical block 'jb/u2' with type 'fifojb' could not beresolved. A pin name misspelling can cause this, a missing edif ...
火箭_1991 FPGA/CPLD
IARV3.41A有时候出现不能设置断点
我用的是430F149,1612的芯片,用IAR仿真时出现,不能设置断点的情况,大家谁知道是什么原因,双击设置断点没有任何反应!!!...
nanopiggy 微控制器 MCU
VS2005环境下EDB数据库编程的问题
请问下 用到EDB数据库编程时在“VS2005|项目|属性|属性配置|C/C++|预处理器”是怎样设置的。我的做法是在后面加了“EDB”,但出现好多错误:error C2065: 'CEPROPSPEC' : undeclared identifier……...
jackwellsun88 嵌入式系统
Zigbee协议栈简要中文说明(一)
1.概述1.1解析ZigBee堆栈架构ZigBee堆栈是在IEEE 802.15.4标准基础上建立的,定义了协议的MAC和PHY层。ZigBee设备应该包括IEEE802.15.4(该标准定义了RF射频以及与相邻设备之间的通信)的PHY和MAC层,以及ZigBee堆栈层:网络层(NWK)、应用层和安全服务提供层。图1-1给出了这些组件的概况。1.1.1ZigBee堆栈层每个ZigBee设备都与一个...
xtss RF/无线
有谁用103VC(100脚)成功驱动过SRAM(比如IS61LV25616)没有?
如题,我用示波器分析过时序,感觉这种模式下(已打开复用)地址根本就没有在nADV为低时传到AD0~AD15上来,看了ST的AN2784文档上也没有提到103VC驱动SRAM,是不是不支持?版主能确认这个问题吗?...
mysunshine stm32/stm8
TI MSP430 TimerA的输出从P1.0输出,TimerB的输出从P1.1输出.怎么设定?
TI MSP430问题:我想把TimerA的输出从P1.0输出,TimerB的输出从P1.1输出.可是430怎么才知道是TimerA 给P1.0 而不是P1.1呢? P1SEL设了1,然后呢?P1DIR = 0x3;//P1.0 ouputP1SEL = 0x3;//timerA output P1.0TBCTL = TBSSEL1 + TBCLR;// SMCLK, clearTBCTL = M...
逍遥vs无聊 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 308  778  1153  1477  1664 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved