电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB65M0000BGR

产品描述LVPECL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB65M0000BGR概述

LVPECL Output Clock Oscillator, 65MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB65M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率65 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
[TM4C123单片机实践] 配置SSI并驱动DAC7811显示正弦波
做电赛最近学习了TM4C123 单片机, 总得来说, 结合官方例程与参考手册, 加上一个好的示波器, 效率会高很多.TI的SSI 实际上就是SPI.我门先熟悉一下SPISPI ,就是在主机与从机之间用来传输数据的 通 ......
NIKE 微控制器 MCU
STM8单片机外部中断
STM8单片机,PD0口产生中断与PD2口产生中断都转向同一个中断服务函数吗? 若PD0口产生中断与PD2口产生中断都转向同一个中断服务函数,那么如何让单片机区别该中断是PD0口还是PD2口产生的 ......
stdio_h_0 stm32/stm8
STM32的这些经典功能,你真的掌握了吗?
STM32的这些经典功能,你真的掌握了吗? Cortex-M3芯片简介 1、关于ARMv7的知识了解 在这个版本中,内核架构首次从单一款式变成3种款式。 款式A:设计用于高性能的“开放应用平台”——越来 ......
1247977828 Linux开发
plc控制变频器
请教PLC控制变频器,不是太复杂的控制。只需起动与速度设定功能。有一点就是要随时能对变频器进速度变更,无极的。要怎样做?本人看过台达的PLC与变频器,觉得用RS485通讯,可以实现,但是实际 ......
eeleader 工业自动化与控制
"C2000系列concerto讲座(二)"上线啦!加入学习吧!
"C2000系列concerto讲座(二)"上线啦!加入学习吧!...
蓝雨夜 微控制器 MCU
标志三轮电动跑车
这辆未来概念车吸取了四轮跑车的外形特点,但却另辟蹊径采用了三轮设计,看上去很是特别。它宽大的后轮中装有电动机,并采用类似摩托车上使用的单摇臂悬挂系统。此外,当这款车行驶在下坡路时, ......
lopopo 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1245  1042  860  1099  1635  27  59  36  55  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved