电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AD000191BGR

产品描述LVPECL Output Clock Oscillator, 672.16271MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552AD000191BGR概述

LVPECL Output Clock Oscillator, 672.16271MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AD000191BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 622.08 MHZ
最大控制电压3.63 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率672.16271 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
本周精彩博文分享
为汽车注入电力 还世界一片绿洲 303553 也许在未来的某一天,川流不息的大街行驶的都是自动驾驶且零排放的车辆,这些车辆之间不仅能够相互通信,它们的出现也让城市的交通环境变得更加绿 ......
橙色凯 能源基础设施
想做一个数字收音机
想做一个数字收音机,帮忙出出主意啊! 上次在TI的研讨会上得到了一块LM3S811,能不能用这个做呢?一点头绪都没有,哪位给点思路啊...
longxtianya 微控制器 MCU
arm-linux交叉编译工具链的设置老出问题
进入嵌入式不久,好多东西不明白,在网上找资料,发现合适的是在不多,好多都是旧的。 下载的cross-2.95.3(按照binutils的方式一步一步地编译,要下载的东西太多了),解压到arm-linux,里面 ......
waxam06 Linux开发
【 STM32WB55 测评】2# STM32WB开发板的使用
本帖最后由 北方 于 2019-5-8 15:51 编辑 1. STM32WB支持蓝牙5.0和802.15.4双协议栈,这次套件包括两部分,一个nucleo作为server,另一个doggle作为client。 412576 2. nucleo板及其资源 ......
北方 无线连接
(急切求助)关于手机开发的几个基础问题(在线等)
大家好啊,向大家请教几个关于手机开发的问题: (1)最近想用手机连电脑来实现文字短信的收发, 不知道用什么样的手机比较实惠,是否只要手机可以连接电脑就可以, 还需要别的SDK文件么? ......
doob 嵌入式系统
高手能帮我分析下这个题目吗
第二个题目...
os_mcu_i 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2707  105  1408  381  2744  33  46  18  35  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved