电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

554AC000267BGR

产品描述LVPECL Output Clock Oscillator, 669.3265MHz Nom, ROHS COMPLIANT, SMD, 8 PIN
产品类别无源元件    振荡器   
文件大小3MB,共115页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

554AC000267BGR概述

LVPECL Output Clock Oscillator, 669.3265MHz Nom, ROHS COMPLIANT, SMD, 8 PIN

554AC000267BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 624.69380 MHZ, 627.32960 MHZ AND 657.42190 MHZ
最大控制电压3.63 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号554
安装特点SURFACE MOUNT
标称工作频率669.3265 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si554
Q
U A D
F
R E Q U E N C Y
VCXO (10 MH
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Four selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si554 quad frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si554 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXOs where a
different crystal is required for each output frequency, the Si554 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si554 IC-based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
V
C
1
2
3
8
FS[0]
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
FS1
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
FS0
ADC
V
c
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si554
CCS4的相对路径
一般的编译器,都要用到各种文件,为了方便,文件要归类后分别放入不同的目录,而不是项目的根目录。 这样一来,在编译器里指定那些文件的位置时,如果使用绝对路径,如 E:\acb files\xyz file ......
dontium 微控制器 MCU
关于16F877定义的变量存储问题
我用的是C编译器是PICC9.60,片子是PIC16F877 是这样子的我定义了一个数组如下:bank3 int re;//定义存放A/D转换结果的数组,在bank3中在未对此数组进行处理的时候,编译可以通过,会但会显示警 ......
dwlovehome Microchip MCU
EEWORLD大学堂----德州仪器现场变送器输出接口/现场总线解决方案
德州仪器现场变送器输出接口/现场总线解决方案:https://training.eeworld.com.cn/course/5695...
hi5 模拟电子
以太网板的线路图
我的原形电路图PDF版本...
bobozhu83610 单片机
出三块 STM32 F4 discovery
本帖最后由 strong161 于 2017-4-17 17:17 编辑 出三块 STM32 F4 discovery ST原装 stm32F4 discovery。价格是一块的价格哈,支持E金币。 参数与资料直接看官网就明白,价格实惠!不提供技 ......
strong161 淘e淘
EEWORLD大学堂----MSP430F2274时钟系统介绍
MSP430F2274时钟系统介绍:https://training.eeworld.com.cn/course/336...
dongcuipin 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1437  237  2832  1291  1771  56  50  32  57  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved