电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AD000121BG

产品描述LVPECL Output Clock Oscillator, 666.51429MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

552AD000121BG概述

LVPECL Output Clock Oscillator, 666.51429MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552AD000121BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 622.08 MHZ
最大控制电压3.63 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率666.51429 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
PDA上可显示的图片的主要参数::::如下
目前只对BMP格式文件进行总结 想在我开发的项目上加几个图片 结果我们公司测试用的PDA怎么也不显示图片~~~很纳闷 找了好多格式转换器 但是还是不行 无意间找到一个PICTURE的例子 里面有一 ......
bookworm 嵌入式系统
平稳而自如的驾乘607
提起标致品牌给人的印象,相信很多人都会不约而同地想到其出色的操控性。确实,从低端的206,到中、高端的307、407,其出色的操控性能一直为人们所津津乐道。拥有如此出色技术功底的标致汽车, ......
crioup 汽车电子
HET SUB指令用法
HET IDE 中减法如何实现,"--"如何实现?可以实现负数吗? ...
stef 微控制器 MCU
Pulsonix与protel dxp共享设计和库的方法
file:///C:/DOCUME~1/ADMINI~1/LOCALS~1/Temp/msohtml1/01/clip_image042.jpg 109661 本帖最后由 osoon2008 于 2013-1-8 10:34 编辑 ]...
osoon2008 PCB设计
【EEWORLD第五十六届】2013年11月社区明星人物揭晓!
【EEWORLD第五十六届】2013年11月社区明星人物揭晓! 感谢大家对论坛的关注与支持,在这里我们评选出11月份对论坛分享比较突出的网友。 136617 E金币(等值人民币)可以在京东、当当兑换 ......
EEWORLD社区 为我们提建议&公告
为什么用了AD而串口就不能用
主要是主函数里一调用Cfg_AD(),串口不能显示字符串了,只显示第一个字母,后面的不显示,删除Cfg_AD()就可以显示字符串了,求解?????????? #include "msp430g2553.h" #include ......
destinydd 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 365  2321  374  404  2160  49  2  48  11  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved