电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA97M0000DG

产品描述LVPECL Output Clock Oscillator, 97MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EA97M0000DG概述

LVPECL Output Clock Oscillator, 97MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA97M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率97 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
寻找FPGA兼职工作
本人有5年FPGA+硬件开发经验,精通altera FPGA。有丰富 FPGA调试经验,熟练quartus開發工具,模拟电路,数字电路,C语言。目前业余时间较多,现兼职做FPGA开发,有需求的加 Q13141504详聊 ...
tomdong074 求职招聘
自制2440底板插上核心板之后无法启动
买的TQ2440的开发板把linux系统都移植好了,自己做了一个底板,插上核心板后通电,系统无法启动,串口无数据输出,底板包括基本的3.3v电路、JTAG电路、Flash启动选择开关、复位电路都有。有没有 ......
tyjlwj PCB设计
手机的辐射真是强悍,把手机放靠在DSP上,然后给手机打电话,DSP马上就死了
手机的辐射真是强悍,把手机放靠在DSP上,然后给手机打电话,DSP马上就死了。...
wkj DSP 与 ARM 处理器
51板块DIY,进入作品意见征集咯~~
前几天,发了那个DIY的 寻人帖,很感谢各位朋友的积极响应。现在我们即将进入 作品意见征集 阶段。欢迎大家踊跃发言。 此外特别公告一下,目前已建立活动讨论群,请有意参加的朋友们回帖说 ......
辛昕 51单片机
开关电源基础知识
...
抛砖引玉 模拟与混合信号
把CPU内部放大一万倍后
本帖最后由 qwqwqw2088 于 2019-2-26 11:02 编辑 为何CPU辣么难造?把CPU内部放大一万倍后,你便叹为观止402175< http://player.youku.com/player.php/sid/XMzYyMTgyMTgzMg==/v.swf ......
qwqwqw2088 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2648  1464  1316  1313  1253  35  3  59  40  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved