电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA652M000DG

产品描述LVDS Output Clock Oscillator, 652MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA652M000DG概述

LVDS Output Clock Oscillator, 652MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA652M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率652 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
VxWorks 下的网络编程 遇到的问题 Tornado Errors while downloading
基于 vxworks 的开发工具 Tornado 下的网络编程 调试问题, 望各位仁兄慷慨解答, 小弟感激不已! 程序 服务端 与 客户端 编译通过, 逻辑上也不存在错误, 现把 服务端 与 客户端 程序以 2个任务的 ......
sparkling 实时操作系统RTOS
有奖直播:TI 用于感测应用、带可配置信号链元素的新型MSP430™ MCU
直播详情:TI 用于感测应用、带可配置信号链元素的新型MSP430™ MCU 直播时间:2018年6月7日上午10:00-11:00 直播内容: ■ 智能模拟集成 ■ 温度扩展,达到105°C ■ 扩充MSP4 ......
EEWORLD社区 TI技术论坛
Zigbee Mac 层协议
MAC层功能:MAC层需要处理接入到物理无线信道等事务,并负责下列的任务:一、 能产生网络信标(如果设备是协调器二、 同信标保持同步三、 支持PAN的连接和 ......
wateras1 无线连接
爆三星再关在华工厂!高出国家标准N+5赔偿
随着三星关闭位于中国惠州的手机工厂,三星已经不在中国境内生产智能手机了,三星手机退出“中国制造”的后续动作还没完,传闻三星位于苏州昆山的三星电机也要清算,据悉员工补偿高达 ......
eric_wang 聊聊、笑笑、闹闹
搞嵌入式,但是不学模电。可不可以?
想搞偏软的嵌入式,比如写启动代码,linux驱动,Qt。数电学过。模电没学好。不知道会不会影响发展?...
lyn689 嵌入式系统
想学习一下mpu6050,谁有好的教程
希望分享下 ...
freeyounger 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1848  1861  757  2842  1753  38  16  58  36  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved