电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC859M000DGR

产品描述LVDS Output Clock Oscillator, 859MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NC859M000DGR概述

LVDS Output Clock Oscillator, 859MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC859M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率859 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
led透明屏信号传输方式
led透明屏已经被广泛运用在休闲文明广场、富贵商贸基地、商业街、火车站、地铁、商场等场所。由于其运用领域的多样性、复杂性,对音视频信号传输的安稳、牢靠、流畅性也提出了更高的需要。单屏 ......
jucaiyuan008 工业自动化与控制
多个CAN节点无法通信
现在手里有三块板子,两块BeagleBone板,一块TMS320F2812的自制板,发现这三块板子两两连接时能够互通,但是三个板子连接后无法通信,目前可以确定的是连线没有错误。 测试时使用DSP板发送数 ......
zmicky DSP 与 ARM 处理器
HOLTEK大型表格读取应用及源代码
hOLTEK大型表格的读取,本例使用HT48R30A...
rain 模拟电子
ucgui 嵌入式 输入法 包含拼音、笔画、英文、数字与符号的完整输入法软件
打开自己编写的UCGUI的串口调试助手应用软件,任意点击下面的一个编辑框控件,就会弹出输入法界面: http://img.blog.csdn.net/20131207165042656?watermark/2/text/aHR0cDovL2Jsb2cuY3Nkbi5uZ ......
大西洋 实时操作系统RTOS
常见的电脑方面的专业名词解释
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 这些名词在硬件测评中很常见~~~~~ ★ 前端总线频率 总线是将信息以一个或多个源部件传送到一个或多个目的部件的一组传输线。通俗的 ......
open82977352 消费电子
PIC单片机通讯
这是我的PIC16F877A单片机的485通讯程序,目前只能接受串口调试助手的数据,但是返回的数据不合适,RB1是接发控制口。请大家看看那不合适。指点一下,谢谢! #include <pic.h>__CONFIG(0x3 ......
烟雨 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1874  1011  387  344  519  49  50  18  33  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved