电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1316M00DGR

产品描述LVDS Output Clock Oscillator, 1316MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB1316M00DGR概述

LVDS Output Clock Oscillator, 1316MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1316M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1316 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求解?更新资料活动时间怎么一直在变啊?
时间怎么一直在变哦。。从6月30号-->7月14号-->7月20号-->31号。。。我关注好久了。。等的我的心好疼。。我的万用表哇。。。:Sad: 160147160148 ...
陌路绝途 聊聊、笑笑、闹闹
上位机显示 波形采集
要单片机机采集一压力信号,并在上位机上显示,示波器观察到的波形为下图,求代码或相关例程409649...
liven269 微控制器 MCU
测评周报20211129:安信可NB-IoT和国产FPGA申请剩4天,无线充电鼠标垫等拆(号外)
本周测评周报看点: -申请剩4天:安信可NB-IoT开发板和国产FPGA高云家开发板;二哈识图人工智能传感器申请剩1周 -有奖测评:25块silicon Labs家的蓝牙开发套件,申请剩6天 -号外号外: ......
EEWORLD社区 测评中心专版
4×矩阵键盘
4×4矩阵键盘,按下相应键,数码管显示对应数字。含C程序和proteus仿真图。...
Gallen0105 单片机
删繁就简--快速平方根倒数
这算是我最佩服的一段代码之一了,效率提高了上十倍,几乎不耗什么内存,而且简单实用。 先上代码: float FastInvSqrt(float x) { float xhalf = 0.5f * x; int i = *(int*)&x; ......
lb8820265 嵌入式系统
数据采集问题
有一个9位的数据在32k时钟域得到,然后用一个500k的时钟去采这个9bit的数据,用寄存器打两拍可靠不?其他办法呢可不可以用500k时钟来同步32k时钟,然后用同步过得时钟来得到这个9位数据,再给50 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2092  581  2519  1158  2525  13  31  53  58  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved