电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1259M00DG

产品描述LVDS Output Clock Oscillator, 1259MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA1259M00DG概述

LVDS Output Clock Oscillator, 1259MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1259M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1259 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
野百合也有春天——X10成功刷入4.0
我的老爷机索爱X10终于刷入4.0了,虽然不是官方的~ 发帖庆祝一下~ 91490 91491 91492 91493...
juring 聊聊、笑笑、闹闹
关于用NPN三极管做高电压转换输出的问题。
如下图,在看一个传感器调理芯片资料,典型电路中推荐用JFET或者NPN三极管搭建电源电压转换电路,目的是将宽范围电压输入得到稳定的低电压。 电路比较巧妙,一时没有领会,请大家帮们解答, ......
tongshaoqiang 分立器件
经典模拟电路大搜集(芯币奖励)——10.28评奖结果出炉
【活动目的】 最近,由于quanzx老师的一篇帖子“一个高人的设计”备受广大网友关注,从而 引发了针对该电路图的一系列讨论,让大家学到了不少东西。其实经典的模电设 ......
小娜 模拟电子
msp430在CCS4环境的源码大全
msp430在CCS4环境的源码大全...
ganalog 微控制器 MCU
变频技术小知识
1、什么是变频器? 变频器是利用电力半导体器件的通断作用将工频电源变换为另一频率的电能控制装置。    2、PWM和PAM的不同点是什么?    PWM是英文Pulse Width Modulation(脉 ......
jek9528 工业自动化与控制
2012年财富500强科技公司排名
本帖最后由 jameswangsynnex 于 2015-3-3 20:01 编辑 美国《财富》杂志今天公布2012年财富500强。科技企业中韩国三星电子排名最高,位居全榜单第20位,较去年上升两位。前100名中的其他科技企 ......
wstt 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2851  263  666  2597  890  58  6  14  53  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved