电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PB83M0000BGR

产品描述CMOS Output Clock Oscillator, 83MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530PB83M0000BGR概述

CMOS Output Clock Oscillator, 83MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530PB83M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率83 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于WINCE6。0开机LOGO加进度条的问题。
请问6。0下,开机LOGO上如何加进度条,是在BOOT上加,还是在OAL上加,我的那张初始LOGO是在OAL上加的。。...
aibote 嵌入式系统
有关加密问题
有哪位大虾知道现在加密算法(不管是哪种)用的数学算法是哪般 ...
lyzj321 嵌入式系统
一个三级电源就可高效驱动多个 LED 串
你知道吗?一个三级电源就可高效驱动多个 LED 串,一个 PFC 级和一个下行 DC/DC 变压器电路就可以高于 90% 的效率驱动LED,现在就告诉你它的内部原理,欢迎下载学习。:)...
德州仪器 电源技术
键盘驱动的简单问题
请问一下, 1.CE6.0的scan code与虚拟键的对应表定义在哪里?好像g_pPdds里面就定义了所有的表吧,但是找不到在哪里给它赋值的。 2.下面中断来了后,是把所有key的状态写在keychange结构数 ......
xiawenjin 嵌入式系统
全国电子设计大赛一等奖作品中FFT算法的源码
本帖最后由 paulhyde 于 2014-9-15 03:40 编辑 第八届全国大学生电子设计大赛终于落下帷幕了.经过半年的努力,总算有了回报,拿了个全国一等奖.经过这段时间的历练,懂得了很多事和某些人,我觉得 ......
georg 电子竞赛
AltiumDesigner15.0.7出来了!你会更新么?
{:1_101:}刷微博,看到了这个。。。。。 179467 AltiumDesigner15.0.7出来了! 我唯一的感觉就是,Altium,你更新的太快了啊!有事没事,你就更新, 或者说是,你是在修Bug么?? 貌似AD ......
High哥 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1777  2582  480  1365  1489  33  48  12  11  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved