电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530TB79M0000BG

产品描述CMOS Output Clock Oscillator, 79MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530TB79M0000BG概述

CMOS Output Clock Oscillator, 79MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530TB79M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率79 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
SWP系列发射管灯丝专用电源原理
1引言 随着广播电视事业的发展,广播电视节目在不断的增加,如何提高发射管的使用寿命是具有重要意义的事情。当发射机的所有设备调整及维护都属正常的前提下,使用发射管灯丝专用稳压电源,对提 ......
zbz0529 电源技术
分享个只用esp8266驱动ws2812b led打造的智能灯
在别的群里看到的,觉得很不错,分享下,若是侵犯了版权,请私信我删除! 299605 299606 299607 ...
z3512641347 单片机
【FPGA助学系列】---verilog语法视频教程
上传附件比较麻烦,所以放到网盘了,先来这一个吧,周立功的verilog视频教程http://pan.baidu.com/s/1pJtvMJL ...
白丁 FPGA/CPLD
有在开发输入法或者开发过输入法的同志没 开个帖请教几个问题
疑问一: 转换好的汉字 是如何传送到应用程序窗口的? 应用程序是如何获得转换后的数据(如根据拼音翻译出的汉字) 如果是 通过WM_IME_COMPOSITION的话,IME的UI中也有对这个消息的处理啊 ......
hoohoo2002 嵌入式系统
【工程源码】 Altera DDR2控制器
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 Altera DDR2控制器使用IP的方式实现,一般很少自己写控制器代码。 ddr ......
小梅哥 FPGA/CPLD
++++我已经通过PPPD拨号并得到了中国移动分配的IP 10.0.XX.XX,可就是不能上网啊
我用的是GPRS MODEM,我已经通过PPPD拨号并得到了中国移动分配的IP 10.0.XX.XX,可就是不能上网啊。当然不能PING外网了,有时候能PING 10.0.0.3之类的。 在WINDOWS下通过它可以上网,不过也不能P ......
hideseen 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1220  2492  1622  506  1140  21  59  28  11  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved