电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7006L35PFGB

产品描述Dual-Port SRAM, 16KX8, 35ns, CMOS, PQFP64, 14 X 14 MM, 1.40 MM HEIGHT, GREEN, TQFP-64
产品类别存储    存储   
文件大小183KB,共20页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

7006L35PFGB概述

Dual-Port SRAM, 16KX8, 35ns, CMOS, PQFP64, 14 X 14 MM, 1.40 MM HEIGHT, GREEN, TQFP-64

7006L35PFGB规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明QFP, QFP64,.6SQ,32
针数64
Reach Compliance Codecompliant
ECCN代码3A001.A.2.C
最长访问时间35 ns
I/O 类型COMMON
JESD-30 代码S-PQFP-G64
JESD-609代码e3
长度14 mm
内存密度131072 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
湿度敏感等级3
功能数量1
端口数量2
端子数量64
字数16384 words
字数代码16000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织16KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP64,.6SQ,32
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
筛选级别MIL-PRF-38535
座面最大高度1.6 mm
最大待机电流0.004 A
最小待机电流2 V
最大压摆率0.25 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
16K x 8 DUAL-PORT
STATIC RAM
Features
IDT7006S/L
Functional Block Diagram
OE
L
CE
L
R/W
L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 55ns (max.)
– Commercial: 15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7006S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7006L
Active: 700mW (typ.)
Standby: 1mW (typ.)
IDT7006 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master,
M/S = L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 68-pin PGA, quad flatpack, PLCC, and a 64-pin
TQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
13L
A
0L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
(1,2)
Address
Decoder
14
MEMORY
ARRAY
14
Address
Decoder
A
13R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
(2)
INT
R
2739 drw 01
OCTOBER 2008
1
DSC- 2739/16
©2008 Integrated Device Technology, Inc.
stm8指令执行周期需要几个系统时钟?
stm8 指令执行周期需要几个系统时钟? 有没有 DEMO 汇编代码?...
cindy99 stm32/stm8
梦之旅同学松鼠1.0学习笔记(四)之UART
1. 1. 串口的基本概念 在STM32的参考手册中,串口被描述成通用同步异步收发器(USART),它提供了一种灵活的方法与使用工业标准NRZ异步串行数据格式的外部设备之间进行全双工数据交换。USART利 ......
梦之旅 stm32/stm8
控制AD0809的时候为什么要加反相器?
控制AD0809的时候为什么要加反相器? 或者要加与非门控制? 为什么不能直接设置为相应的逻辑值...
sunzhaojie 嵌入式系统
有关于编程的一个问题
各位大虾:我如果要编一个AD采样程序,除了和AD相关的操作外,对系统要做那些工作?要初始化那些寄存器??比如选CPU时钟?………………...
silow 微控制器 MCU
天祥 十天学会CPLD FPGA VHDL视频教程(3.12G完整版)
第一讲:主要讲解CPLD系统开发的基本概念,介绍了CPLD和FPGA的各自特点、生产厂家和相应的软件以及开发相关的硬件描述语言。以分频器为例,让大家了解Altera公司的Quartus II软件的基本使用方法 ......
676797119 FPGA/CPLD
关于viper50
关于viper50 我最近用viper50做了一款16.8V2A的恒流恒压电源,恒流恒压功能都不错,可以稳压到2.6A电压都不掉。可是就是viper50的温度过高,不能放入密闭的盒子里面,如果放入密闭的盒子 ......
风无形 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 767  1154  2321  745  614  11  12  55  22  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved