电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V35761S183BGG8

产品描述PBGA-119, Reel
产品类别存储    存储   
文件大小292KB,共23页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

71V35761S183BGG8在线购买

供应商 器件名称 价格 最低购买 库存  
71V35761S183BGG8 - - 点击查看 点击购买

71V35761S183BGG8概述

PBGA-119, Reel

71V35761S183BGG8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PBGA
包装说明BGA, BGA119,7X17,50
针数119
制造商包装代码BGG119
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
最长访问时间3.3 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)183 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B119
JESD-609代码e1
长度22 mm
内存密度4718592 bit
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量119
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA119,7X17,50
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度2.36 mm
最大待机电流0.03 A
最小待机电流3.14 V
最大压摆率0.34 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
128K x 36
3.3V Synchronous SRAMs
3.3V I/O, Pipelined Outputs
Burst Counter, Single Cycle Deselect
71V35761S/SA
Features
128K x 36 memory configurations
Supports high system speed:
Commercial:
– 200MHz 3.1ns clock access time
Commercial and Industrial:
– 183MHz 3.3ns clock access time
– 166MHz 3.5ns clock access time
LBO
input selects interleaved or linear burst mode
3.3V core power supply
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
Power down controlled by ZZ input
3.3V I/O
Optional - Boundary Scan JTAG Interface (IEEE 1149.1
compliant)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine
pitch ball grid array
Industrial temperature range (–40°C to +85°C) is available for
selected speeds
Green parts available, see ordering information
Functional Block Diagram
LBO
ADV
CEN
Burst
Sequence
INTERNAL
ADDRESS
CLK
ADSC
ADSP
CLK EN
ADDRESS
REGISTER
Byte 1
Write Register
Binary
Counter
CLR
2
Burst
Logic
17/18
A0*
A1*
Q0
Q1
128K x 36-
BIT
MEMORY
ARRAY
2
A
0
,A
1
17/18
A
2
–A
17
36
36
A
0 -
A
16/17
GW
BWE
BW
1
Byte 1
Write Driver
9
Byte 2
Write Register
Byte 2
Write Driver
BW
2
Byte 3
Write Register
9
Byte 3
Write Driver
BW
3
Byte 4
Write Register
9
Byte 4
Write Driver
BW
4
9
OUTPUT
REGISTER
CE
CS
0
CS
1
D
Q
Enable
Register
CLK EN
DATA
INPUT
REGISTER
ZZ
Powerdown
D
Q
Enable
Delay
Register
OE
OUTPUT
BUFFER
OE
I/O
0
— I/O
31
I/O
P1
— I/O
P4
36
,
5301 drw 01
TMS
TDI
TCK
TRST
(Optional)
JTAG
(SA Version)
TDO
1
May.18.20
模数转换器
本帖最后由 天明 于 2014-7-22 10:29 编辑 ADI公司推出三集系列在线研讨会来关注模拟信号与数字信号的相互转换,这是研讨会的最后一集。在本研讨会中,我们将介绍模数转换器(ADC)的基本知识 ......
天明 ADI 工业技术
有福利!多款芯片免费领啦!!!点击本帖进请申请
:pleased:EEWORLD发福利啦!多款芯片现在可以免费领啦~~ 在此首先感谢网友@lcofjp 的慷慨!本次活动的所有芯片均为网友@lcofjp 赞助!!! 芯片库存记录 2017/2/17 序号芯片型号库 ......
okhxyyo 聊聊、笑笑、闹闹
天线基础
天线为什么能发射和接收无线电信号? 自赫兹和马可尼发明天线以来 ,天线在人类的社会生活中发挥着越来越重要的作用。天线是发射和接收电磁波的一个重要的无线电设备,是无线电通信系统中 ......
btty038 无线连接
高薪招聘:汽车模具销售工程师
要求: 1. 开发汽车类新客户主要是外资和合资类主机厂或主机厂一供,提高目前工厂订单不饱和,稼动率低的现状 2. 为惠州工厂开拓新的客户和业务板块,提前布局和细分市场。 3.开拓电子电器、 ......
解优人才网 工作这点儿事
SIGe HBT 及高速电路的发展
详细讨论了SIGe HBT 直流交流特性、噪声特性,SIGe HBT 的结构、制作工艺、与工艺相关的寄生效应、SOI 衬底上的SIGe HBT 等,以及它在高速电路中的应用,包括低噪声放大器(LAN)、功率放大器( ......
JasonYoo 模拟电子
RISC CPU设计中状态机的状态问题
利用FPGA设计cpu,其中状态机的当前状态由8个时钟周期构成,每个时钟周期要完成固定的操作,第二个时钟和第六个时钟是空操作,请问空操作的作用是什么?...
化羽成龙 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 16  1990  639  2159  2774  23  16  31  4  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved