电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7130SA100PF9

产品描述Dual-Port SRAM, 1KX8, 100ns, CMOS, PQFP64, TQFP-64
产品类别存储    存储   
文件大小153KB,共19页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT7130SA100PF9概述

Dual-Port SRAM, 1KX8, 100ns, CMOS, PQFP64, TQFP-64

IDT7130SA100PF9规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明TQFP-64
针数64
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间100 ns
JESD-30 代码S-PQFP-G64
JESD-609代码e0
长度14 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
湿度敏感等级3
功能数量1
端子数量64
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1KX8
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
IDT7130SA/LA
IDT7140SA/LA
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
JANUARY 2002
1
DSC-2689/11
©2002 Integrated Device Technology, Inc.
聊聊SPI时序问题
这两天纠察项目瓶颈,发现SPI速度不是预期的12MHz,算是长见识了。 现象 从以往数据手册给与的SPI时序图来看,SPI时钟信号应该是连续的: 329858 而我们实际捕获到得SPI主机接收模式信 ......
lzwml Linux开发
c++牛人召集令!知名外企内部介绍c++开发好职位!开发牛人底薪8K!!软件测试牛人底薪4K!!
公司在北京,如果不能来北京工作的就不要浪费时间了!! 我们公司现在急聘c++开发人员和诺基亚手机操作系统测试人员!!!公司规模属于中型企业!! 要求不是很高!!待遇十分优厚!! ......
烟头小徐 嵌入式系统
晒WEBENCH设计的过程+5V-3.3降压电路
1、进入WNBENCH主页,选择 ”电源“选项,并填入相应的参数,点击开始 165371 2、点比较所有按键 165372 3、选择IC 进行设计 165373 4、查看BOM 165374 5、查看图表 165375 ......
常见泽1 模拟与混合信号
求助:定点实数乘法的FPGA实现
我用定点数做两个实数的乘法,比如共16位,用1+5+11定点。 方法是不是这样:把小数点右移11位,即把数放大2^11,这样就变成整数运算,结果在缩小2^22,即小数点左移22位??? 问题(1)但是 ......
wang182004 FPGA/CPLD
物联网智能家居网络和设备制造商面临哪些挑战呢?
为了打造一个连接更紧密、通信更可靠的智能家居,消费类产品开始采用新型拓扑结构,名为网状网络,有时候也称为“每间房一个 Pod”。网状网络可以轻松地扩大无线设备的范围,并在办公 ......
alan000345 无线连接
wince加载的组件的源码在哪?
例如我加载了一个sdmemory的组件,他的源码是在public的。。。。。driver。。下吗? 如果是的话,那么为什么我加载了一个组件power management,那么他的源码也行该在public。。driver下pm ......
WGGIJLCGEQ 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2598  1947  590  968  762  28  21  24  10  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved