电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71P73804S250BQ

产品描述CABGA-165, Tray
产品类别存储    存储   
文件大小632KB,共25页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

71P73804S250BQ概述

CABGA-165, Tray

71P73804S250BQ规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明TBGA, BGA165,11X15,40
针数165
制造商包装代码BQ165
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)250 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度18874368 bit
内存集成电路类型DDR SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量165
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1MX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源1.5/1.8,1.8 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.325 A
最小待机电流1.7 V
最大压摆率0.65 mA
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
18Mb Pipelined
DDR™II SRAM
Burst of 4
Features
IDT71P73204
IDT71P73104
IDT71P73804
IDT71P73604
Description
The IDT DDRII
TM
Burst of four SRAMs are high-speed synchro-
nous memories with a double-data-rate (DDR), bidirectional data port.
This scheme allows maximization on the bandwidth on the data bus by
passing two data items per clock cycle. The address bus operates at
less than single data rate speeds,allowing the user to fan out addresses
and ease system design while maintaining maximum performance on
data transfers.
The DDRII has scalable output impedance on its data output bus
and echo clocks, allowing the user to tune the bus for low noise and high
performance.
All interfaces of the DDRII SRAM are HSTL, allowing speeds
beyond SRAM devices that use any form of TTL interface. The inter-
face can be scaled to higher voltages (up to 1.9V) to interface with 1.8V
systems if necessary. The device has a V
DDQ
and a separate Vref,
allowing the user to designate the interface operational voltage, inde-
pendent of the device core voltage of 1.8V V
DD.
The output impedance
control allows the user to adjust the drive strength to adapt to a wide
range of loads and transmission lines.
18Mb Density (2Mx8, 2Mx9, 1Mx18, 512Kx36)
Common Read and Write Data Port
Dual Echo Clock Output
4-Word Burst on all SRAM accesses
Multiplexed Address Bus
-
One Read or One Write request per two clock
cycles.
DDR (Double Data Rate) Data Bus
- Four word bursts data per two clock cycles
Depth expansion through Control Logic
HSTL (1.5V) inputs that can be scaled to receive signals
from 1.4V to 1.9V.
Scalable output drivers
-
Can drive HSTL, 1.8V TTL or any voltage level
from 1.4V to 1.9V.
-
Output Impedance adjustable from 35 ohms to 70
ohms
1.8V Core Voltage (V
DD
)
JTAG Interface
165-ball, 1.0mm pitch, 13mm x 15mm fBGA Package
Functional Block Diagram
DATA
REG
(Note1)
WRITE DRIVER
LD
RW
BWx
(Note3)
CTRL
LOGIC
18M
MEMORY
ARRAY
(Note4)
OUTPUT SELECT
SENSE AMPS
OUTPUT REG
SA
SA
0
SA
1
ADD
REG
(Note2)
WRITE/READ DECODE
(Note2)
(Note4)
(Note1)
DQ
K
K
C
C
CLK
GEN
SELECT OUTPUT CONTROL
6431 drw 16
CQ
CQ
Notes
1) Represents 8 data signal lines for x8, 9 signal lines for x9, 18 signal lines for x18, and 36 signal lines for x36
2) Represents 19 address signal lines for x8 and x9, 20 address signal lines for x18, and 19 address signal lines for x36.
3) Represents 1 signal line for x9, 2 signal lines for x18, and four signal lines for x36. On x8 parts, the
BW
is a “nibble write” and there are 2
signal lines.
4) Represents 16 data signal lines for x8, 18 signal lines for x9, 36 signal lines for x18, and 72 signal lines for x36.
JULY 2005
1
©2005 Integrated Device Technology, Inc. “QDR SRAMs and Quad Data Rate RAMs comprise a new family of products developed by Cypress Semiconductor, IDT, and Micron Technology, Inc.“
DSC-6431/00

71P73804S250BQ相似产品对比

71P73804S250BQ 71P73804S250BQ8 71P73604S250BQ 71P73604S250BQ8
描述 CABGA-165, Tray CABGA-165, Reel CABGA-165, Tray CABGA-165, Reel
Brand Name Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology
是否无铅 含铅 含铅 含铅 含铅
是否Rohs认证 不符合 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 CABGA CABGA CABGA CABGA
包装说明 TBGA, BGA165,11X15,40 TBGA, BGA165,11X15,40 TBGA, BGA165,11X15,40 13 X 15 MM, 1 MM PITCH, FBGA-165
针数 165 165 165 165
制造商包装代码 BQ165 BQ165 BQ165 BQ165
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant
最长访问时间 0.45 ns 0.45 ns 0.45 ns 0.45 ns
其他特性 PIPELINED ARCHITECTURE PIPELINED ARCHITECTURE PIPELINED ARCHITECTURE PIPELINED ARCHITECTURE
最大时钟频率 (fCLK) 250 MHz 250 MHz 250 MHz 250 MHz
I/O 类型 COMMON COMMON COMMON COMMON
JESD-30 代码 R-PBGA-B165 R-PBGA-B165 R-PBGA-B165 R-PBGA-B165
JESD-609代码 e0 e0 e0 e0
长度 15 mm 15 mm 15 mm 15 mm
内存密度 18874368 bit 18874368 bit 18874368 bit 18874368 bit
内存集成电路类型 DDR SRAM DDR SRAM DDR SRAM DDR SRAM
内存宽度 18 18 36 36
湿度敏感等级 3 3 3 3
功能数量 1 1 1 1
端子数量 165 165 165 165
字数 1048576 words 1048576 words 524288 words 524288 words
字数代码 1000000 1000000 512000 512000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C 70 °C 70 °C 70 °C
组织 1MX18 1MX18 512KX36 512KX36
输出特性 3-STATE 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TBGA TBGA TBGA TBGA
封装等效代码 BGA165,11X15,40 BGA165,11X15,40 BGA165,11X15,40 BGA165,11X15,40
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 GRID ARRAY, THIN PROFILE GRID ARRAY, THIN PROFILE GRID ARRAY, THIN PROFILE GRID ARRAY, THIN PROFILE
并行/串行 PARALLEL PARALLEL PARALLEL PARALLEL
峰值回流温度(摄氏度) 225 225 225 225
电源 1.5/1.8,1.8 V 1.5/1.8,1.8 V 1.5/1.8,1.8 V 1.5/1.8,1.8 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.2 mm 1.2 mm 1.2 mm 1.2 mm
最大待机电流 0.325 A 0.325 A 0.325 A 0.325 A
最小待机电流 1.7 V 1.7 V 1.7 V 1.7 V
最大压摆率 0.65 mA 0.65 mA 0.8 mA 0.8 mA
最大供电电压 (Vsup) 1.9 V 1.9 V 1.9 V 1.9 V
最小供电电压 (Vsup) 1.7 V 1.7 V 1.7 V 1.7 V
标称供电电压 (Vsup) 1.8 V 1.8 V 1.8 V 1.8 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37) Tin/Lead (Sn63Pb37)
端子形式 BALL BALL BALL BALL
端子节距 1 mm 1 mm 1 mm 1 mm
端子位置 BOTTOM BOTTOM BOTTOM BOTTOM
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 13 mm 13 mm 13 mm 13 mm
Base Number Matches 1 1 1 1
无线模块切换信道收发数据
我想咨询各位大神,有没有人用无线模块不同信道收发数据?比如两个无线模块A和B,A为发射模块,B为接受模块。A发射数据的时候使用0信道,B接收数据后通过使用1信道把数据发送给A模块? ...
lclhitwh TI技术论坛
Linux驱动学习 之触摸屏驱动
触摸屏归纳为输入子系统,这里主要是针对电阻屏,其使用过程如下 当用触摸笔按下时,产生中断。 在中断处理函数处理函数中启动ADC转换x,y坐标。 ADC结束,产生ADC中断 在ADC中断处理函数里 ......
error_echo 编程基础
以太网数据发送问题?
我想利用以太网把下位机采集的数据发送到PC上位机进行显示,一个以太网数据包中包含100个浮点型数据,该怎样发送这100个浮点型数据比较方便呢?直接利用tcp_write()函数只能发送字符串数组好像 ......
喜鹊王子 微控制器 MCU
请大家帮帮忙,毕业设计,产生一个5KHz的三角波,阶梯波,两者同步
我想产生一个5KHz的三角波,阶梯波,两者同步,同步方式是这样的,三角波从负最大到正最大,阶梯波为一个阶梯,然后在瞬间上升到下个阶梯,三角波在这个阶梯里又从正最大到负最大,如此下去,我 ......
武帝座一 模拟电子
KL25 UART接收OR标志位问题
1. 适用范围本文所描述现象适合于Kinetis L系列单片机,目前已测试过MKL25Z128VLK4、MKL26Z128VFM4两款芯片。其中MKL25Z128VLK4芯片的测试是基于FRDM-KL25Z开发套件。软件开发平台为Keil Review ......
hgqlyl NXP MCU
关于first-chance exception in **.exe access violation的问题
这个代码我已经放上去了,工程是用EVC创建的。ApiDll是那个动态库,MFCTest是基于对话框的应用程序 。...
wang_kai_kai 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 216  730  1869  436  1367  26  32  30  7  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved