电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA838M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 838MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DA838M000DGR概述

CMOS/TTL Output Clock Oscillator, 838MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA838M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率838 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
诺基亚5230手机里拆的摄像头能重新利用吗?
我拆了一个坏的诺基亚5230手机,看到这摄像头的可以手工焊线。 不知道这摄像头能不能利用起来,做点DIY。 136647136646 能不能把这线焊出来,用ARM或者M4的控制器控制拍摄? 摄像头背面印有 ......
经世致用 嵌入式系统
【新版CH554评测】usbhid+gpio试用
usb应该是ch554的强项了,本次测试了USB设备HID驱动和GPIO的驱动试用测试。 利用官方的例程,看着感觉挺简单的应用,说明CH554内部做了很多的工作,不过工作稳定,系统识别没有任何障碍。 测 ......
我爱下载 单片机
请问有谁可以介绍一个可以生产支持3G,Wifi嵌入式系统的深圳厂家
公司要做广告机的系统,要支持3G(EVDO)和Wifi网络的,我原来只做应用系统,底层的都没做有,网上找了很久都没找到支持3G的,最多也只能支持wifi, 有没有哪位朋友介绍一个厂家可以生产同时支持3 ......
tayizhao 嵌入式系统
破解面试难题 如何在面试中谈“薪酬问题”
“薪酬问题”不是简单的“收入”问题,是构成职业人对自己薪酬满意与否的因素,除了个人收入,还有许多的“软性”指标。薪酬的构成主体是基本工资、补贴、福利、浮动薪资、期权/股份、年薪。其 ......
eeleader 工作这点儿事
j-link指示灯闪红怎么回事
在下载串口调试程序时,刚开始都还挺好,,打开调试软件时,指示灯就闪红了,怎么回事啊...
xinjitmzy stm32/stm8
有没有可以阻低音通高音的材料?
现在想对一个麦克风做处理,让它对高频敏感对低频不敏感 有没有什么好的材料或者方法能解决这个问题? ...
littleshrimp 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2543  2876  1509  499  2277  56  9  38  55  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved