电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC176M000DG

产品描述CMOS/TTL Output Clock Oscillator, 176MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KC176M000DG概述

CMOS/TTL Output Clock Oscillator, 176MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC176M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率176 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
运放输出电源电压 op2345 求解
运放输出电源电压 op2345 如图329035 ...
dsc19881112 模拟电子
如何在PB下修改一个和自己板子相似的Wince的BSP包
我的开发板没有Wince下的BSP包,CPU是EP9315,我们找了另一块板子(其CPU也是EP9315)的BSP包,想在上面修改,请教大家,我该如何做?在PB下打开哪些文件进行修改?我把两块板子的原理图拿来对 ......
thingwind 嵌入式系统
昨晚看【旧约】,人生来就是恶的,咋回事?
并不是三字经的人之初性本善。 看到方舟一段,仅保护了一家人,其余乃恶人,神进阶杀戮。...
xu__changhua 聊聊、笑笑、闹闹
IAR下载出现警告:堆栈指针设置为不正确对齐。堆栈地址= 0xFFFFFFFF的
使用IAR搭建的STM32F051工程,目前板子用ISP擦除OK,代码工程编译OK,J-flash也可以进行擦除,一下载就弹出这个警告框,说堆栈指针设置为不正确对齐。堆栈地址= 0xFFFFFFFF的,网上的试了很多方 ......
飞蓬 ARM技术
有没有人需要EP1C6T144C8 仅两片
不算广告吧 多买了两片 低价给需要的人 两片 TOFP 封装 有需要的 站内 找我...
lixinsir FPGA/CPLD
大家所使用的TFT液晶驱动IC是什么?
94986 94987 本人对TFT液晶有一定了解,手上也有很全的一部分液晶IC的驱动IC规格书以及初始化代码,是点亮TFT液晶不可缺少的资料,有兴趣的朋友可以找我拿!QQ47029096 交流QQ群20245499 ......
tonykingkk 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2843  2023  2188  2028  725  37  10  4  34  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved