电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB1043M00DGR

产品描述LVDS Output Clock Oscillator, 1043MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB1043M00DGR概述

LVDS Output Clock Oscillator, 1043MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB1043M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1043 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
镍镉电池自动充电、放电器
该电路能使两节镍镉电池,当充电至3V或放电至1?34V时,自动断开充电或放电回路,有效地防止过充电或过放电。...
zzzzer16 模拟电子
AVR的ISP和jtga接口是什么关系
我在参考一个AVR(ATMEGA644PA-AU)芯片的设计时发现,ISP下载线使用的是SPI口,也就是PIN1、PIN2、PIN3的接口,而手册上的JTAG接口是PIN24 TDI PIN23 TDO PIN22 TMS PIN21 TCK这是怎么一回事,不 ......
bigbat Microchip MCU
【KW41Z】步行仪2
KW41Z蓝牙部分终于做好,其实也不算得上做好,只不过是用已成的例子进行移植。 蓝牙连接后定时上传 extern unsigned long int STEPS; extern unsigned char TempSteps; //记步缓存 100HZ ......
dvd1478 NXP MCU
问个C8051F单片机的IO问题
如题,看了C8051F的PDF文档,C8051F的电源电压可以是3.3V-5V,但C8051F的IO电压PDF上没说,所以请问,C8051F的IO电压是多少?比如执行指令SETB P0.0后,P0.0是多少伏呢?...
oldcat 51单片机
ATMEGA128A的晶振不起振
对于原理图已加入复位电路,按照DMAVR的原理图复位电路连接上...
mingmingyama Microchip MCU
测量交流电压和频率
测量交流电压和频率 一:测电压 (一)信号变换方法: (1)逐点测幅度最后做积分运算;需要较高速度的AD转换配合,如逐次逼近型AD574等 (2)精密整流滤波后(硬件积分);低速AD转换 ......
xu__changhua 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1137  347  1760  2304  2892  29  4  26  25  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved