电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB1381M00DGR

产品描述LVDS Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB1381M00DGR概述

LVDS Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB1381M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新手发帖指南之如何在帖子中添加程序代码
最近看到有些新人不会把自己的C语言代码加入到提问帖中,好多新手都是胡乱的粘贴,导致C代码原本的格式不能美观的呈献给其他网友,网友没那么好的兴致帮提问者一个一个字的看过去。所以呢,我来 ......
qinkaiabc 聊聊、笑笑、闹闹
MSP430F5529单片机的DAC8552
DAC8552是TI公司推出的16 位双路电压输出数模转换器,本次来介绍一下这个芯片在MSP430单片机上如何使用。 1.芯片的电路图介绍 在这里插入图片描述 一共才八个引脚,比较简单,具体介绍我就 ......
火辣西米秀 微控制器 MCU
半导体产业优惠新政策
国家扶持半导体产业新政策下半年有望出台 2006-7-7 中国半导体行业协会理事李珂透露,国家扶持半导体(IC)产业的新政策下半年有望正式出台。   “新的产业政策在细节上还没有最终确定,有 ......
ehk 无线连接
函数入口地址的问题
怎样把已经编好的c51程序写入指定的内存地址呢?...
nlinger 嵌入式系统
那个...有的页面排版貌似有点问题?
比如下面这个..... 73376感觉网页还没完成似的....不是很美观这个情况有的版块是没问题的,但是版块信息多了以后就成上面这样了.... 需要做广告这个可以理解,那么能不能把前面那个版块 ......
anqi90 为我们提建议&公告
有关Zigbee的几个重要疑问求助
大家好, 本人zigbee小白,但在研究bdbs的过程中,有几个疑问一直搞不太明白: 1.zigbee是支持mesh的,mesh又是通过各个router节点的中继来完成网络范围的扩大的,这样理解没有错吧? 但我 ......
gymiicmc 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1885  1028  1105  1792  2294  36  23  17  39  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved