电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC1131M00DGR

产品描述LVPECL Output Clock Oscillator, 1131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AC1131M00DGR概述

LVPECL Output Clock Oscillator, 1131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC1131M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1131 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请高人指引我的学习道路。
我现在上大三,学的专业是软件开发,但我想逐渐的转到嵌入式系统开发。我之前学的课程有《逻辑设计》《汇编》《面向对象》《MFC》《操作系统原理》《数据结构》,总之电子方面的课程没怎么学过 ......
zrb3338044 嵌入式系统
智能家居:网络家庭技术发展趋势
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 信息和通信技术的飞速发展正在不断改变人们的生活,信息化和数字化越来越成为社会各个领域的大势所趋。数字家庭概念应运而生,电信、家电 ......
探路者 消费电子
一个关于运放输入信号被衰减的问题
输入信号接入放大器后就被衰减了, 原来有1.2V,接入放大器后就剩0.9-1.0V了, 什么原因引起的,有没有解决方法! 6501...
weining141 模拟电子
【平头哥RVB2601创意应用开发】5 同时显示字母AB,通过长按短按消除
上一期,已经实现了消除A。这一期,同时显示字母AB,需要用到2个lvgl标签。怎么做呢?我想到了结构体: struct Obj{ char name; char code; char *label; int x; int y; ......
cybertovsky 玄铁RISC-V活动专区
UART
本人学习msp430g2553的UART模块,想发送字符串,但是看到官方历程中发送字符串的程序里只写了发送字符串的第一个字符,经下载验证确实可以发整个字符串,请问这是为什么...
ymh 微控制器 MCU
altuim design13 自己创建的库文件不能导入pcb
自己创建的库文件,原理图生成pcb是没法导入我自己创建元件,显示错误时unknow pin 和 failed to add class member...
jeremy是新手 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1325  1095  1381  1136  2133  42  29  58  5  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved