电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC131M000DG

产品描述LVPECL Output Clock Oscillator, 131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EC131M000DG概述

LVPECL Output Clock Oscillator, 131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC131M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率131 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
@@@@@@@@关于晶振的三个问题@@@@@@@@
请问大家晶振起振时两引脚电压是多少? 不起振单片机会出现什么状况? 会有那些原因导致不起振?...
湘9雷 嵌入式系统
基于DDS的幅值可调信号发生器的设计
本帖最后由 paulhyde 于 2014-9-15 03:40 编辑 本系统设计是以单片机AT89S52为控制器,以微处理器应用技术和DDS AD9850技术为核心,通过微处理器控制AD9850,实现频率预置、控制字的设置等功能 ......
yandaoyiyan 电子竞赛
icmpv6 NS 检测地址冲突出错怎么办?
int icmpv6_NS(char *pIfname, struct in6_addr *dst) { int sockfd = -1; int sockopt = 0; int rc = 0; char buff = {0}; int len = 0; struc ......
sawos 嵌入式系统
开关电源中的局部放电
本帖最后由 wangerxian 于 2021-11-17 14:50 编辑 一、局部放电现象 局部放电(partial discharge,简称PD)现象,通常主要指的是高压电气设备绝缘层在足够强的电场作用下局部范围内发生 ......
buildele 电源技术
求购ATT7022C(spi)计量芯片在at91sam9260的linux驱动
求驱动源码, 最好做过, 报酬面议! QQ: 191359593 ...
happyahead Linux开发
【平头哥RVB2601创意应用开发】掌上游戏机(1)开箱,吓一跳
本帖最后由 nemon 于 2022-6-5 20:40 编辑 这个常言说“春困秋乏夏打盹,睡不醒的冬三月”,所以吧,天气不够暖和的时候,不想出被窝,天气回暖的时候犯困。所以吧,由于大自然的 ......
nemon 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2774  2883  1377  2706  2479  3  13  18  24  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved