电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA330M000DG

产品描述CMOS/TTL Output Clock Oscillator, 330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QA330M000DG概述

CMOS/TTL Output Clock Oscillator, 330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA330M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率330 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EVC4中怎么实现读取文本的一行
打开一个很大的文本文件,我需要分页把它显示出来,应该怎么做比较好呢,我是想先读取能够显示的行数(比如5行),当按下一页按钮的时候再显示接下来的5行,不知道这个想法可行不,希望有经验的 ......
wuyusiwei 嵌入式系统
基本中的基本...分压电路
在设计中最常用的分压计算..由于自己是半路自学,,水平很低..常常会忘记所以就做了个文件来帮忙记忆...哈哈 一个附件太小了..还加一个..6108手机的电路板图...修理的话没问题了......
pywmiss 模拟电子
TI Sitara AM335x系统之配置管脚工具PINMUX
当开发人员开发像AM335x这种管教这么多的应用处理器的时候光配置各种管教就是一个 很大的挑战,TI也非常理解开发人员,所以提供了些方便实用的开发工具--PINMUX。一般 应用处理器都存在 ......
IC爬虫 DSP 与 ARM 处理器
如何知道一个交换机上已经实现了哪些MIB?
RT,有没有什么工具可以查看交换机已经实现了哪些MIB?谢谢...
fgfgfg 嵌入式系统
华为大规模逻辑设计指导书分享
华为大规模逻辑设计指导书!共享给大家,欢迎下载。...
eeleader FPGA/CPLD
电阻串电容滤波
75欧姆的电阻串联850PF 500V的电容可以滤掉短时的5000V干扰波吗?如果可以的话,这个“短时间”最长为多久? ...
d3060201337 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2123  1574  926  1216  930  43  5  18  58  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved