电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB55M0000DGR

产品描述LVDS Output Clock Oscillator, 55MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB55M0000DGR概述

LVDS Output Clock Oscillator, 55MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB55M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率55 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

三段式状态机的组合逻辑里是否可以加计数循环
假设时钟周期是40ns,我的时序电路状态变化大概是80ns,160ns,160ns,40ns, 在一个状态中,靠计数循环来停留在这个状态,直到循环计数满足条件再跳转。示意如下,不知道这样的循环是否可以。。。al ......
lvben5d FPGA/CPLD
为您的应用寻找合适的“Goldilocks”电压基准
您需要一个电压基准,但您不确定如何选择最适合您应用的基准。那么您来对地方了!在这篇博文中,我将讨论一些关键的电压基准参数,并基于您的应用帮您权衡这些参数,以寻找到“刚好适合”您应 ......
maylove 模拟与混合信号
MSP430学习芯经(三)复位、BOR
POR&PUC POR是上电复位信号,它只在以下三个事件发生时产生: 1、芯片上电。 2、—RST/NMI设置成复位模式,在RST/NMI引脚上出现低电平信号。3、PORON=1时,一个SVS低状态(不懂)。 PUC ......
qinkaiabc 微控制器 MCU
求教低压保护电路
求各位大侠如何做低压保护电路。我是菜鸟!能否再讲一下原理。谢谢!...
cameron_chao 嵌入式系统
TJA1020 LIN 收发器应用指南
LIN Local Interconnect Network 是一个低速的最高20kBaud A 类串行总线协议LIN 的子总线可以用于像座位门房顶控制板方向盘等模块它的作用是将开关执行元件和传感器从子总线连接到主总线例如CAN ......
rain 模拟电子
【转帖】发现生活中的肖特基二极管
我们的生活中,处处充满着科技的产物,电视机、电冰箱、电脑、汽车、太阳能路灯等等。你见过了那么多的科技产品,可知道肖特基二极管正在充斥着我们的生活?改变着我们的生活质量?http://5b098 ......
皇华Ameya360 电源技术

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 280  1206  1098  752  1605  6  25  23  16  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved