电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB684M000DGR

产品描述LVPECL Output Clock Oscillator, 684MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB684M000DGR概述

LVPECL Output Clock Oscillator, 684MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB684M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率684 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
NI 特惠月,购买软件及更多产品,可享最低6折优惠!
571926 NI 特惠月,购买软件及更多产品,可享最低6折优惠! NI在此提供多种购物渠道,让您拥有更便捷的购物体验。您可在NI官网选购优惠产品,或前往NI官方授权的企业淘宝店采购 > ......
eric_wang 综合技术交流
求助:关于ESP32 安信可 一体化环境项目导入编译出错的问题
最近在学习使用ESP32 使用的是安信可的一体化IDE,我按照安信可网站的一体化安装教程,导入了ESP32的项目,在 make clean 时提示错误,也无法编译。 具体配置见图片,因为是第一次接触这个,请 ......
long609521 DIY/开源硬件专区
编译Zstack1.4.3里面的SampleApp出现的错误!!
我用7.30B版本的IAR编译Zstack1.4.3里面的SampleApp的时候,一直出现错误。 Error: Segment XDATA_Z (size: 0x15eb align: 0) is too long for segment definition. At least 0xa96 m ......
caimengyi 无线连接
咱坛子里,谁能帮忙热转印几块板子?
如题,呵呵 应急灯需要,觉得单独打板有些贵,所以想看看坛子里有没有人愿意帮忙做一些热转印。 如果大家愿意来帮忙,请通过下面的QQ联系我。...
soso DIY/开源硬件专区
反激电源,第二次级的有效电流怎么计算?
反激电源,第二次级的有效电流怎么计算? eeworldpostqq...
kevin.di 电源技术
CC2531的USB接口能当串口用吗
既然CC2531的USB可以产生虚拟串口,那么能像操作串口一样操作它吗,能否直接用串口的程序读写虚拟串口呢?...
yushengl 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1262  1045  2912  2823  76  36  19  38  53  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved