电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA201M000DG

产品描述CMOS/TTL Output Clock Oscillator, 201MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QA201M000DG概述

CMOS/TTL Output Clock Oscillator, 201MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA201M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率201 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新工业,新智造——意法半导体工业巡演2019成都站邀您参与!
440920意法半导体(ST)于5月29日在深圳举行了第一届的工业峰会,峰会内容分为电机控制,电源和能源及自动化三个分主题。本次峰会取得成功,并为来自于工业市场中各个领域的参加者提供一个互相 ......
eric_wang 能源基础设施
nmg,我要去MakerFaire
@nmg,在哪报名呀? ...
an736007364 综合技术交流
串口问题:芯片与串口调试助手的第一次发送时,芯片发送的第一个字符收不到
最近发现一个很奇怪的问题:芯片与串口调试助手的第一次发送时,芯片发送的第一个字符收不到,第二次就全能收到了。求解 如我发送一个“hallo,world!”第一次发送就变成了“allo,world”第 ......
天空之鱼5141 stm32/stm8
6713dsp如何提高运算速度?
我现在的6713dsp是将256kiram分为两个部分 192k用于放code和data 64k用于l2cache 但是现在速度还是上不去, 老板要求1-2毫秒完成的任务,我现在用了18毫秒 不知道主频太低是不是主要原因啊 ......
309903765 DSP 与 ARM 处理器
申请泰克新款示波器试用,赢精美订制T恤!
泰克近期推出了最新款3系、4系示波器, 不但拥有超大高清触摸屏 还是多通道配备金奖UI设计诠释完美组合 426165 426164 即日起~8月31日 >>点此申请试 ......
eric_wang 测试/测量
UWB与传统通信技术的区别在哪里?什么是uwb超宽带定位
UWB是一种全新的通信技术,与传统的通信技术有着很大的区别。与在传统通信系统中使用载波不同,该系统通过发送和接收低于纳秒级的极窄脉冲来传输数据,从而获得GHz量级的带宽。超宽带技术最基本 ......
兰博 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1802  505  2187  2738  569  21  7  54  1  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved