电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC423M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 423MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QC423M000DGR概述

CMOS/TTL Output Clock Oscillator, 423MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC423M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率423 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
功率模块的驱动电阻如何选定
想请教大侠是否有人知道功率模块的驱动部分的电阻应该如何选定?是否有标准? 这个电阻选的不好会影响开关的波形速度,甚至引起模块的爆炸。...
安_然 模拟电子
关于打印机驱动问题
本人使用打印机驱动程序用来生成EMF格式的文件。 当打印图片(如:jpeg)时,生成的EMF文件只能显示该图片的左上角一部分。 请问这是为什么?...
zhuxiaoying 嵌入式系统
各位硬件工程师,你们还会解微分方程吗?
各位硬件工程师,你们还会解微分方程吗?我刚毕业出来找工作的时候,面试一家公司的硬件工程师,给我做的面试题里面就有解RC电路的零输入响应和零状态响应的题目,当时刚毕业还能做得出来这些题 ......
lingking 综合技术交流
急!!!!!!!!谢谢大家。
请问一下在uClinux 下怎么关闭应用程序呀。如boa iptables 怎么关呀。特别是 iptables 怎么开启关闭它。谢谢谢。...
weidshiep 嵌入式系统
承接基于F28335的嵌入式系统硬件平台项目开发
专业的嵌入式系统设计团队,在F28335的应用开发上有很好的技术积累,我们设计研发的基于F28335的通用控制平台,目前所有的软硬件都已经联调通过,我们有信心可以承接任何基于F28335的嵌入式 ......
tangrui0307 嵌入式系统
求救~~~!!!!新手问题!!!!! SOS
我昨天刚安装了EVC++4.0和PPC2003;步骤可能错了 新建了一个helloworld工程~想试下,谁知道编译连接都没出错,能正常启动模拟器PPC2003, 但是 运行的时候,提示出错:the platform manager serve ......
zhiguodu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1177  628  2220  2882  1930  24  13  45  59  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved