电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC1370M00DG

产品描述LVDS Output Clock Oscillator, 1370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC1370M00DG概述

LVDS Output Clock Oscillator, 1370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC1370M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1370 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TLP3547评估板评测三:工作温升测试
温升测试使用兆信KXN-305D电源输出限流3A,限压30V的电源进行测试。选择3A电流是因为论坛里有兄弟在测试中使用5A电流已经将模块烧坏了,所以此次测试将测试电流降到3A。 测试将电源 ......
weiwei4 东芝光电继电器TLP3547评测
arduino外型的pyb
这是一个arduino外型的pyboard,还增加了W5500网络接口。 https://ydsd1.oss-cn-shenzhen.aliyuncs.com/netPYB/IMG_20190410_113022.jpg https://ydsd1.oss-cn-shenzhen.aliyuncs.com/ne ......
dcexpert MicroPython开源版块
推荐一款带DSP内核的FPGA(xilinx)!!
推荐一款带DSP内核的FPGA(xilinx) 对FPGA了解不多,不知道上述问题问的是否合适,请高手帮忙指点一下。 计划: 利用FPGA做控制方面的算法。...
aoxiaoche918 FPGA/CPLD
(连载08)并联式开关电源的工作原理
1-4-1.并联式开关电源的工作原理图1-11-a是并联式开关电源的最简单工作原理图,图1-11-b是并联式开关电源输出电压的波形。图1-11-a中Ui是开关电源的工作电压,L是储能电感,K是控制开关,R是负 ......
木犯001号 电源技术
[求助] 一条很基础的电路题目!不会做
这题目是《电路》高等教育出版社的,390页,第16-4题。 6624 6623 如图,我用回路电流法求Y11时(即求U1/I1时),求得结果是-3/8,答案是5/12,请学过电路的人帮忙! 让大家回顾 ......
itmssliyan 模拟电子
如何把原有的单片机程序读出来,在没加密的情况下,怎么读
本人属于菜鸟级别,请精通此类的老师,说的详细些,不胜感激 ...
马三江 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 330  1555  2692  2131  2517  34  14  48  35  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved