电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA42M0000DGR

产品描述LVDS Output Clock Oscillator, 42MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BA42M0000DGR概述

LVDS Output Clock Oscillator, 42MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA42M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率42 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
四川当地手机、电视提前收到地震预警:一文看懂如何开启
据据中国地震台网正式测定:09月05日12时52分,在四川甘孜州泸定县(北纬29.59度,东经102.08度)发生6.8级地震,震源深度16千米;仅仅4分钟后,09月05日12时56分,在附近的四川雅安市石棉县( ......
赵玉田 聊聊、笑笑、闹闹
无耻之徒,请和EEWORLD正面PK
我真的想骂人!。在这个12月24日的上午,到处洋溢着圣诞的气氛,阳光那么明媚,北京难得没有起风,我却恨不得把我能说出来的骂人的话都说出来。 但是我不能,因为我不知道该骂谁,只能打电话给 ......
向农 聊聊、笑笑、闹闹
TI MCU 研讨会
转自邮件!今年YOSUN与TI 将在北京(7月25日)、天津(7月27日)、上海(7月30日)、苏州(8月01日)、杭州(8月03日)、深圳(8月08日)、广州(8月10日) 七个城市举办2012 TI YOSUN MCU技术研讨会,全天课 ......
54chenjq 微控制器 MCU
DDK编译错误-winioctl.h
我装的是ifsddk,要做文件过滤的驱动,暂时没用到VC6的应用界面,直接在DDK里build,用的是check模式, 结果出现编译错误,全都是winioctl.h里,但我想winioctl文件本身应该没问题 驱动只有一个头 ......
Hellenzheng 嵌入式系统
H题电赛,5Mv中莫测
5mV的峰峰值怎摸测呀、示波器显示不出来呀:):) ...
1111223 电子竞赛
请教版主关于UIF问题
今天我刚买了一个LSD-FET430UIF仿真器,我按说明书要求安装完成后,使用IAR410软件对以前的程序进行彷真(我以前是使用的MSP-FETP430IF 1。3彷真器),器件是F1121A,我无法下载程序也无法仿真 ......
lhjs 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 472  1671  1851  1348  2918  24  1  22  2  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved