电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC990M000DGR

产品描述LVDS Output Clock Oscillator, 990MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SC990M000DGR概述

LVDS Output Clock Oscillator, 990MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC990M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率990 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
串口数据必须按照标准的USB键盘数据包进行发送,键盘上所有按键的键盘数据包是什么?
串口数据必须按照标准的USB键盘数据包进行发送。 比如模拟“A”按下,则串口发送数据包为:0x00、0x00、0x04、0x00、0x00、0x00、0x00、0x00; 比如模拟“A”释放,则 ......
小99 51单片机
直播问答精选:赛灵思和安富利专注嵌入式视觉应用,助力人工智能和汽车辅助驾驶!
直播活动详情:点击查看 直播日期:2018年5月10日 上午10:00—11:30 直播日程 1. 赛灵思FPGA在 ADAS/AD 的技术方案 2. 安富利视觉方案介绍 3. 利用SDSOC / HLS加速图像滤波和卷积设计 ......
EEWORLD社区 机器人开发
五折出几本WinCE相关书籍
由于本人转行,不再从事WinCE开发,这些书对我也无太大作用,近期还打算搬家,书籍携带不方便,决定将这些书籍转让给需要的人,让其能发挥应有的作用。 本人爱护书籍,看书时也没有笔画的习 ......
lsh800501 嵌入式系统
工资帐面涨了,实际收入却少了
昨天发工资,工资条上税前工资涨了,结果实际收入却少了。妈的,一问HR,说以前公司避税了,现在公司是正规企业,全部要交税了。操!...
eeleader 工作这点儿事
如何使用SPI的中断进行SPI数据传输?
如何使用SPI的中断进行SPI数据传输?...
l0700830216 DSP 与 ARM 处理器
LCR转折频率计算式
互撕的氛围难于得到有用的回复。在此期望获得像《一箭多星》那样的宝贵意见。 此内容由EEWORLD论坛网友captzs原创,如需转载或用于商业用途需征得作者同意并注明出处 1),LC电路 ......
captzs 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2800  2717  621  1669  2633  35  7  2  50  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved