电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JC72M0000DGR

产品描述CMOS Output Clock Oscillator, 72MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531JC72M0000DGR概述

CMOS Output Clock Oscillator, 72MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JC72M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率72 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
C型USB 1.2版——USB具有更广阔的市场
C型USB改变USB生态系统的一种重要途径是通过USB电缆两端互换(不只是翻动)。这使得诸如膝上型电脑或智能手机的USB设备取决于其所连接的其它USB装置具有不同的行为,因为数据角色和功率角色可 ......
maylove 模拟与混合信号
对学习TFT-LCD液晶屏的一些看法
本帖最后由 平湖秋月 于 2014-3-22 13:19 编辑 现在网上的东西忽悠成分多,急功近利的多,我认为学习液晶屏应该从 了解液晶屏的工作原理开始,只有这样你才能快速读懂芯片官方 液晶驱动程 ......
平湖秋月 微控制器 MCU
无效变量?
static unsigned int result; result=ADC12MEM0; 编译时老是有 Warning: varia××e "result" was set but never used C:\Documents and Settings\Administrator\My Documents\adc ......
su0 微控制器 MCU
讲得非常精彩的信号与系统视频教程
本帖最后由 flyriz 于 2018-10-20 16:27 编辑 很多上学时的疑问这么一听完后,醍醐灌顶恍然大悟了。对信号、电路的本质有了更深层次的理解,反过来也提高了实际的工作能力。 原来是中国大学 ......
flyriz 模拟电子
关于keil
想问个菜鸟级问题,在keil中有个bit变量,到底是个什么东东?为什么书上都是写的有哪个东东,而自己写程序的时候不写那个东东同样可以得到书上的预期结果呢?迷惑了!...
maojunwei123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1546  1513  1718  1532  1479  42  9  37  28  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved