电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JC35M0000DGR

产品描述CMOS Output Clock Oscillator, 35MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531JC35M0000DGR概述

CMOS Output Clock Oscillator, 35MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JC35M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率35 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[GD32E231 DIY大赛]——04.搭建基于MQTT通讯的IoT云服务器
简述:Linux服务器如今已经成熟,由于在云平台和新兴技术方面的突出表现,开始受到越来越多组织的欢迎。当前BAT的云服务器平台也都支持Linux服务器,但考虑到节省DIY的成本,在不影响在实际 ......
xld0932 GD32 MCU
EEWORLD大学堂----UCD3138数字电源控制器架构和电源外设简介
UCD3138数字电源控制器架构和电源外设简介:https://training.eeworld.com.cn/course/4945...
wanglan123 电源技术
ST SensorTile官方蓝牙板系列编程之二:UART串口通信
一.硬件说明 ST SensorTile官方蓝牙板使用stm32l476的UART5 ,波特率为115200bps 1.需要用烙铁焊接扩展板上的焊点SB21,实现tx ;焊接焊点SB10,实现rx。 2.ST2378芯片实现电平转换,同时增强驱 ......
大秦正声 MEMS传感器
炼狱传奇-task_function之战
1. task(任务)与function(函数)的不同任务与函数主要有以下四点不同:l 函数只能与主模块共用一个仿真时间单位,而任务定义自己的仿真时间单位。l 函数不能启动任务,任务可以启动其他 ......
梦翼师兄 FPGA/CPLD
精密整流滤波电路图
本帖最后由 paulhyde 于 2014-9-15 09:15 编辑 我想要一个精密整流滤波电路图,其输入交流电压为0到4v. ...
TSB41 电子竞赛
如何使用MSP430設計一個時鐘
如何使用MSP430(G2553)設計一個時鐘 (HH:MM:SS) 每秒回傳至PC的超級終端機 請專家告訴我設計流程 感激!...
jhihj1123 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 230  1347  2004  119  1676  57  28  32  21  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved