电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA66M0000BGR

产品描述LVPECL Output Clock Oscillator, 66MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA66M0000BGR概述

LVPECL Output Clock Oscillator, 66MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA66M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率66 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
BLUENRG-获取电池电量
使用BlueNRG,添加电池电量服务,并创建了一个CHAR_PROP_READ的character。aci_gatt_add_char(batServHandle, UUID_TYPE_128, &bat_char1_uuid,20, CHAR_PROP_READ|CHAR_PROP_NOTIFY, ATTR_PERM ......
yunyixiao 意法半导体-低功耗射频
射频方向的经验总结——确实有难度
做射频的人一定要懂信号和系统,不然很难对射频有很深的理解 589787 589788 ...
btty038 无线连接
vs2005 wince下用什么显示数据列表
如题,wince下,datagrid或listview都好像不好用 下面的代码就显示不了表头 lv.Left = 0; lv.Top = 0; lv.Width = 700; lv.Height = ......
seairensheng 嵌入式系统
新手求教
刚学模电,遇到了问题,望各位帮助,就是关于pn结正向偏置时我对回路进行了基尔霍夫电压定理检验时想不通了,为什么回路电压降不为零,还有的去哪了?...
ppanxiaoyu 模拟电子
电子竞赛人应该具备的经验
首先声明本帖转自另外一个论坛 连接地址是:http://www.stmsky.com/bbs/viewthread.php?tid=1638&extra= 经历了2年,终于想写点东西给09的孩子.因为你们将要在今年九月用72小时来完成这个比赛. ......
zhangkai0215 电子竞赛
请各位大牛看看一个电路
SLEEP和SNOOZE接着一块控制芯片,芯片手册上说SLEEP应该接5s的间歇电路,SNOOZE接0.5s的间歇电路,参考模块上给出的是图中的电路,请问它是怎么实现间歇的:puzzle:...
IT学徒 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2449  483  512  1719  2591  6  43  26  52  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved