电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JC17M0000DGR

产品描述CMOS Output Clock Oscillator, 17MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531JC17M0000DGR概述

CMOS Output Clock Oscillator, 17MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JC17M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率17 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
阿牛哥系列故事开心快乐过元旦
阿牛哥早上六点半骑着自行车沿着什刹海来一个环绕什刹海冬季锻炼!很有意思,前海是围起来滑冰收费,后海是大家随便滑冰,还有一些老人凿开冰面钓鱼,冬季冰上钓鱼是一个感觉和气氛!最奇特的 ......
jameswangsynnex 聊聊、笑笑、闹闹
我需要电源滤波在1mv左右,有办法吗?
本帖最后由 paulhyde 于 2014-9-15 09:44 编辑 我需要电源滤波在1mv左右,有办法吗? ...
成杨 电子竞赛
支持micropython的卡西欧计算器 FX-CG50
381594 381595 381596 381597 381598 381599 381600 ...
dcexpert MicroPython开源版块
F28M35看门狗问题
诸位技术大神,有没有接触过F28M35的,我现在用TI的套件调试它的看门狗例程,程序上不喂狗,应该不断复位,但是只能捕捉到一个复位信号,而且复位后程序并没有重新开始运行,这个事什么原因啊? ......
jwdcoastline 微控制器 MCU
小信号频率响应
下图为一个运放的频率响应,x轴为频率,y轴为标准增益,它的曲线图代表什么意思呢? 随着频率的增加,增益在减小,可G= 5,G= 10,又是什么意思呢!增益是常数啊? 有 的不理解,经常阅读数据 ......
zhangdaoyu 模拟电子
请问不同大小电容的作用及位置
目前在用一个TI的电源芯片,手册接线图上除了0.1uf,0.01uf这种常见的旁路电容,和10uf,47uf这种常见的滤波电容外,还有一些1uf,4.7uf的电容,手册只说了他们的作用,如降低敏感性等,但没说 ......
Yik PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2088  2298  2370  1046  2498  7  47  23  27  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved