电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC390M000DGR

产品描述LVPECL Output Clock Oscillator, 390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RC390M000DGR概述

LVPECL Output Clock Oscillator, 390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC390M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率390 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[招聘]华为海思半导体招聘芯片研发岗位
华为海思半导体招聘芯片研发岗位 招聘要求: 1.本科四年或硕士三年及以上相关工作经历; 2.熟悉芯片ASIC/FPGA设计或验证,了解verilog、C等基础语言; 3.有底层驱动开发、计算机体系架构、C ......
chranley 求职招聘
调查一下,大家都用什么编译器?
我用的是ADS1.2 你们呢? 其他编译器有好用的么?...
救火车 单片机
stm8903串口通讯
我在发送程序中,写了条指令发送给电脑,数据一致,但我在用电脑的串口工具发送数据时,在接收中断程序中数据不一致?不知道为什么,求大神指教。@far @interrupt void UART1_Recv_IRQHandler ( ......
Mavine stm32/stm8
dsp2812外扩一个521kx16RAM的CMD文件编写
在zone6区域外扩一个521kx16RAM,改写程序如下,请教有无问题,flash与ram编写有什么不同?外扩ram有一部分用于程序,一部分用于存储数据该如何编写 MEMORY { PAGE 0 : BEGIN : ......
wj1478 微控制器 MCU
PCB导入后元器件不在keepout Layer边框内......
PCB导入后元器件不在keepout Layer边框内,双击之外该浮动框点选元器件步与其外,再自动布局可布在keepout Layer之内,但那个框中不能去除也不能移动否则布局又乱了,请问这是正常吗?请诸位大虾 ......
dirty PCB设计
E金币兑换的书
324555 ...
电子微创意 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2014  502  2523  63  2597  41  11  51  2  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved