电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC1243M00DG

产品描述LVDS Output Clock Oscillator, 1243MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SC1243M00DG概述

LVDS Output Clock Oscillator, 1243MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC1243M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1243 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
老生常谈:看懂阻容降压的工作原理
本帖最后由 qwqwqw2088 于 2022-8-25 09:53 编辑 电容降压的工作原理并不复杂。阻容降压的工作原理是利用电容在一定的交流信号频率下产生的容抗来限制最大工作电流。同时在电容器上串联一个 ......
qwqwqw2088 电源技术
【Beetle ESP32-C3】十、MQTT接入OneNET
利用PubSubClient库(2.8.0版本),可以快速实现MQTT数据包封装,将ESP32-C3作为MQTT Client以连接MQTT Server。本篇连接的是OneNET的MQTT产品,选取平台的旧版MQTT接入。 642872 ......
sonicfirr 无线连接
uboot 中断的问题
本帖最后由 whwshiyuan1984 于 2015-3-3 09:26 编辑 问题:uboot中的IRQ有没有打开(即CPSR中的I bit是否使能,假设是ARM9处理器)? 个人初略看了下uboot源码(由于知识浅薄,也没看太懂 ......
whwshiyuan1984 嵌入式系统
嵌入式群,欢迎你的加入 47541803
嵌入式群,欢迎你的加入 47541803...
paddydong 嵌入式系统
PCB 元件封装修改
大家好,我画好的PCB中晶振以前的封装是4个焊盘的,现在要换一个2个引脚的晶振,我怎么给封装?是要在原理图中修改元件的封装,然后重新加载网络表,生成新的pcb吗?这样太麻烦了。请大申告知。 ......
木易725 PCB设计
由浅入深了解机械键盘:各种轴的区别
本帖最后由 jameswangsynnex 于 2015-3-3 20:04 编辑 既然我们要说机械键盘,那么首先说说关于键盘的种类吧,键盘主要有四个种类分别是:机械构造键盘、塑料薄膜构造键盘、导电橡胶式键盘、无 ......
wstt 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2030  1243  2037  868  1706  38  12  47  49  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved