电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB977M000BG

产品描述LVPECL Output Clock Oscillator, 977MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB977M000BG概述

LVPECL Output Clock Oscillator, 977MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB977M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率977 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
消费性电子产品 HDMI兼容性测试
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 ...
yfee 消费电子
【藏书阁】[奥本海姆]信号与系统 714页 14.9M.pdf
39914 39915 本帖最后由 flyingdsp 于 2010-4-7 16:54 编辑 ]...
wzt DSP 与 ARM 处理器
CD4013二分频电路
想用CD4013搭建二分频,Pspice中没有CD4013就用了CD4013B,但是最后不能二分频,想请各路大神看看问题在哪 351122 351121 ...
xuzhifanxyz 模拟与混合信号
定时器1做串行口波特率发生器,赋简单源程序
我现用定时器1做AT89C51串行口波特率发生器实验,程序如下: #include #define uchar unsigned char #define uint unsigned int uchar g_ucReceivedData; /* 保存串口发来的数据 */ ......
quansheng 嵌入式系统
你知道吗?中国移动每天净赚3亿!!!!!!(转载)
昨日,中国移动发布的中报显示,其营收和净利仍保持稳定增长,但增速出现了较大幅度下滑,结束了多年来的“两位数”增速。 财报显示,中国移动上半年收入2129.1亿元,同比增长8.9%。上半年净 ......
征服 聊聊、笑笑、闹闹
wince jvm jsp tomcat
问题一、谁能推荐一下免费的wince下的jvm?网上google了下没有找到免费的~ 问题二、wince下对于jsp支持如何?看了下wince下只支持asp 问题三、wince下有能实现tomcat功能的类似组件吗? 忘 ......
gonnago1 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 458  266  2824  2216  2580  50  19  49  13  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved