电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1343M00BGR

产品描述LVPECL Output Clock Oscillator, 1343MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB1343M00BGR概述

LVPECL Output Clock Oscillator, 1343MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1343M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1343 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有wince camera驱动的高手吗?
wince camera驱动及图象处理群:13395498 请高手加入,有疑难问题请教...
3134162 嵌入式系统
三相信号发生器论文----学校国赛选拔赛初赛
本帖最后由 paulhyde 于 2014-9-15 03:49 编辑 精度控制较好 ...
理工小朱 电子竞赛
请教高手模电知识
长尾式差动放大电路的等效电路中,三极管发射极为什么是等效接地? 模电书上说“由于E点点位在差模信号作用下不变,相当于接地;又由于负载电阻的中点点位在差模信号作用下也不变,也相当于接 ......
whwshiyuan1984 模拟电子
cordic IP求相位的连续问题
用cordic IP核求信号相位角,如何保障相位的连续性,IP核只能求在-pi到pi之间...
abcd12096565 FPGA/CPLD
MLC NandFlash K9G8G08 的问题
环境:Eboot + Wince 6.0,pxa270 CPU,Samsung K9G8G08 1G Bytes NandFlash。 现象:在nandflash存储的数据丢失。 往nandflash里面拷贝程序,都可用。但是一重启就丢失了。 nandflash分为 ......
双手互搏 嵌入式系统
[原创] 【Nucleo-F413ZH】开发板测评__环境搭建以及一灯大师修炼手册
本帖最后由 一厢情愿 于 2016-12-18 00:54 编辑 拿到板子已经三天了,板子真的很好看,放在电脑前面,每天回家都忍不住看它两眼,家里的网速很差,捣鼓了一天的STM32F413的pack下载,一直没 ......
一厢情愿 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 729  2145  96  531  2447  28  39  49  37  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved