电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB792M000DG

产品描述LVDS Output Clock Oscillator, 792MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB792M000DG概述

LVDS Output Clock Oscillator, 792MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB792M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率792 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于凌阳公司赞助问题
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 请问各路大侠们,今年国赛凌阳还赞助吗? ...
五月的咸鱼 电子竞赛
STEVAL-IDB007V1RSSI值与距离关系测试2
本帖最后由 viphotman 于 2018-1-27 15:14 编辑 1 之前,测试RSSI的值没有在App里处理,现在给RSSI的读取间隔和数值简单处理下,得到的结果线性度要明显示比之前的好; 虽然测试的样本少, ......
viphotman 意法半导体-低功耗射频
略谈Allegro Pcb Design 小技巧(上)
作者:石磊 今天个人来点Allegro Pcb Design软件小技巧,出点奇招,正如孙子兵法所云:凡战者,以正合,以奇胜,让您在设计中将原本认为比较繁琐的操作变为简单一些,本操作是基于Candence A ......
ohahaha PCB设计
wince下string、vector、pair等的使用方法
在wince下如何使用string、vector、pair 现在我使用string的时候已经没有什么问题了,添加了编译选项/GX之后,警告也没有了 但是现在使用vector会出现很多警告 使用pair还会出现错误 ......
tiedollars 嵌入式系统
收到EZ430-RF2500套件,show一下
今天收到了拍的EZ430-RF2500套件,这次快递给力,很快。谢谢EEWORLD,套件比我想象的要小,包装很好,这里来几张开箱照和官方资料。这个跳线要插上79518...
shower.xu 微控制器 MCU
基于DDS芯片和FPGA实现的任意波形发生卡
基于DDS芯片和FPGA实现的任意波形发生卡...
luguo000 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1170  1312  1443  2380  1348  44  30  57  17  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved