电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1096M00DGR

产品描述LVPECL Output Clock Oscillator, 1096MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA1096M00DGR概述

LVPECL Output Clock Oscillator, 1096MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1096M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1096 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
嵌入式处理器和DSP选型指南(ADI经典)
嵌入式处理器和DSP选型指南...
安_然 DSP 与 ARM 处理器
关于用AD采集 PT100经运放输出后电压 换算精度问题
http://hi.eeworld.net/attachment/201004/21/3276840_1271823836ssEO.jpg 此图是电桥压差经运放输出 经跟随,及两级放大后 信号放大倍数计算值位60倍 模拟值也约等于60 然后放大后的信号给08 ......
10082888 嵌入式系统
大家能否推荐一款小巧的条形数码管,最好能有图片
小弟我最近想做一个板子,需要使用那种条形数码管,我手头上有一种条形数码管,10段,大概是3cm×1cm的,感觉有点大,因为我想用几条,放电路板上有点占地方,想找一种更窄更短的,不知大家有没 ......
PtMao 单片机
Multisim的RC文式电桥振荡电路虚拟仿真实验
通过运用 Multisim 对 RC 文式电桥振荡电路进行虚拟仿真实验,研究了 RC 文式电桥振荡电路的选频特性、相频特性、起振条件和稳幅电路等电路。通过改变电路元件参数进行对比观察得到了该振 ......
qwqwqw2088 模拟与混合信号
期待更广阔合作 做大做强电子信息产业
昨日,由中国电子科技集团公司第三十研究所投资控股的成都三零泰达移动通信科技有限公司成立暨中电科技集团IPTV产业发展中心举行揭牌仪式。副省长张作哈,市委常委、副市长朱志宏,市长助理、高 ......
fighting 模拟电子
DSP外部电路经典设计
DSP外部电路经典设计...
simonprince 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1337  2325  62  1987  2044  27  47  2  41  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved