电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1096M00DG

产品描述LVPECL Output Clock Oscillator, 1096MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA1096M00DG概述

LVPECL Output Clock Oscillator, 1096MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1096M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1096 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
猛然发现一个视频:感动中......
虽然平凡,但是感动。 TI网站的,也转送给坛子里的人: Thank an Engineer For making our lives safer, more productive and fun We salute the engineers who have enhanced the w ......
soso 单片机
wince6.0 视频软件
请问大家哪里有wince6.0上运行的具有摄像头功能的应用程序,只要有摄像功能就行。...
chunlv 嵌入式系统
毫微功耗运算放大器的直流增益
运算放大器(op amp)的高精度和高速度直接影响着功耗的量级。电流消耗降低则增益带宽减少;相反,偏移电压降低则电流消耗增大。 运算放大器的许多电子特性相互作用,相互影响。由于市场 ......
fish001 模拟与混合信号
可替代EPM570T144C5型号是什么型号的? 需要PIN2PIN兼容
可替代EPM570T144C5型号是什么型号的? 需要PIN2PIN兼容 EPM570T144C5近期会停产或者有停产计划吗? ...
chuzhaonan FPGA/CPLD
有关两个dma共享一个pci中断的问题
在sopc中,有一个pci和两个dma,pci上只有一个中断号,但我想把两个dma的中断都挂在pci上,有什么方法可以实现吗?...
le_bing FPGA/CPLD
开发wince5.0下的sql数据库程序,应该选择什么样的接口,adoce、ole db或其他
我现在正在开发一个wince5.0下的sql数据库程序,平台已经定制好了,现在主要的问题是应该选择哪一种接口,以前从来没有接触过数据库,请大家多多帮忙。 adoce 以后微软还会支持吗?我在wince ......
wpbjtu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 194  1857  178  431  763  5  41  49  19  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved