电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HC137M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531HC137M000DGR概述

CMOS/TTL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HC137M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率137 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于运放输入mV级AM信号的检测
:Cry:谁能提供一个 微弱AM信号接收电路? 不是AM收音机那种带天线的...
zhaoyanfeng520 TI技术论坛
分享比Protel更好用的线路板设计软件加视频教程
96044 PADS原理图和线路板设计全过程录相(8小时)-06 PADS作为国能最常用的线路板设计软件,被广大电子硬件设计工程师所青睐!据不完全调查,深圳市各大电子公司,60%的电子工程师都在用 ......
眼大5子 PCB设计
使用Timer时需要特殊的设置吗
自己创建的一个IAR工程,在option中的设置使用IO口,AD时都是很正常的,但是同样的设置使用Timer时,却出现了如图中所示的问题。请问要如何解决吗?我明明已经包括了stm32f10x_tim.c了呀, ......
muxuchen stm32/stm8
过流保护方法
(1) 减压法:是指在故障出现时,降低门级电压.由于短路电流比例于外加正门级电压Ug1,因此在故障时,可将正门级电压降低. (2) 切断脉冲方法:由于在过流时,Uce电压升高,我们利用检测集电极电压的方 ......
eeleader 工业自动化与控制
新手求助:max232或SP232E串口转换芯片的2引脚和6引脚该怎么接?
271226 这是max232的原理图,请问: ① 2引脚V+和6引脚V-右侧的+10V和-10V是什么意思?是表示要接到+10V和-10V的电源上?还是表示这两个引脚位置的出口电压是+10V和-10V? ② MAX232和SP ......
longhui520 PCB设计
请问大家如何快速显示wince界面
大家好!如何能在7-8秒以内看到wince桌面? usb com cs8900 sd touch nand 等驱动要加载,而不是精简的?...
eaglet_121 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 861  1313  1991  1670  1524  35  39  41  15  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved