电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB216M000DG

产品描述CMOS/TTL Output Clock Oscillator, 216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KB216M000DG概述

CMOS/TTL Output Clock Oscillator, 216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB216M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率216 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
农业传感器的应用
本帖最后由 一世轮回 于 2017-8-16 09:09 编辑 随着科技进步,我囯当前设施农业(又称工厂化农业)已成为解决农业机械自动化、科技化问题的一种农业新兴产业。设施农业是借助温室及其配套 ......
一世轮回 ST传感器与低功耗无线技术论坛
直流功率输出板
(潮光光耦网整理编辑)2012-07-13 1.产品简介 可以驱动8路直流功率输出(控制直流电机、电磁阀、继电器等直流设备)、6路LED指示灯输出、6路开关量输入。 客户可通过简单的控制命令控制功 ......
TLP781 电源技术
最近用CC430做的一个控制器总死机,没有思路,请各位出点建议
最近用CC430做的一个控制器总死机,没有思路,请各位出点建议...
annesky628 微控制器 MCU
EEWORLD大学堂----DRV3000系列SafeTI马达驱动满足功能安全需求设计
DRV3000系列SafeTI马达驱动满足功能安全需求设计:https://training.eeworld.com.cn/course/3657...
hi5 模拟电子
【设计工具】赛灵思ROM使用中文教程
潘徐君编写的使用教程,适合赛灵思FPGA/CPLD用户,介绍了赛灵思ROM的使用技巧,有实战价值。 80716...
GONGHCU FPGA/CPLD
迎接5G时代:手机天线设计有对策
汹涌而至的5G大潮将会给射频前端带来了重要的挑战,手机的天线,在5G到来之后,也会面临前所未有的考验。从4G开始到现在的5G,MIMO逐渐增加,频段也越来越多,这就使天线的数量增加。然而,在天 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1631  2445  1730  785  1872  52  13  53  37  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved