电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB149M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 149MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KB149M000DGR概述

CMOS/TTL Output Clock Oscillator, 149MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB149M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率149 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
stm32w108的sleeptimer如何使用?
有例子最好了,没有也说明一下, 像普通timer一样操作吗? 定时休眠功能是通过它来实现的吗? 如何设定休眠时间,有最小时间限制吗?...
kgduerlu stm32/stm8
ARMs3c2410(win ce 5.0, 我初学arm,遇到一些问题,希望大家给看看
我刚刚接触arm,需要做一个简单的应用系统,我的系统是win ce 5.0,在安装好系统之后,我在机子上做的所有操作都不能保存起来,比如,触摸屏校准,每次我校准好之后复位从起又变回了以前的 ......
wgxys2007 ARM技术
如何用单片机测量电阻值?
万用表也是用的这个原理吗?...
lyylsc 嵌入式系统
51单片机怎么与角度传感器串口通信
不怎么了解串口通信,刚买了一个RB100系列的单圈绝对式编码器,想把实时测得的角度传递给51单片机。应该如何做啊?求大神解救 R ...
1303465404 51单片机
不仅仅是GaN!看Qorvo引领5G时代关键技术的三大优势
当我们进入5G时代,需要在更高的通信频段内满足高效率、大带宽、小尺寸、低成本,而实现这些5G目标需要技术和系统设计的不断进步。业内普遍认为GaN将取代传统的半导体材料用于5G网络应用,这项 ......
alan000345 无线连接
汽车电子安全系统求助;
大家好,新入职了一家公司 ,产品主要是abs esc eps epb;请问去哪找这方面的技术文章看看;请大家介绍一下这些系统的主要厂商; 请提供参考指点。。万分感谢 ...
youn@g 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 305  1433  2716  1932  2530  37  52  39  12  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved