电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA314M000DG

产品描述LVPECL Output Clock Oscillator, 314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA314M000DG概述

LVPECL Output Clock Oscillator, 314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA314M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率314 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
周末惨遭MM钓鱼
MM主动说,我陪你去西单取回家车票吧。 我没多想,就说,好啊。 注意取票地点,那可是西单啊! 西单啊!! 西单啊!!! 有着君太、中友、大悦城、77街、北京攻略的西单啊!!!!! 女 ......
richiefang 聊聊、笑笑、闹闹
求救:RSL10 RAM只能用24KB,剩下的6x8KB怎么用不了?-问题解决
本帖最后由 xujinxi 于 2021-7-8 19:24 编辑 RSL10规格书中宣称有3x8KB + 6x8KB + 2x8KB,前面的3x8KB + 6x8KB应该可以给M3使用,为什么编译最大只能用到24KB, 多一点就编译报错,超出RA ......
xujinxi 物联网大赛方案集锦
99se鼠标增强软件
99se鼠标增强软件,非常好用。...
ljh67 PCB设计
求高斯贝尔ABS-208 3330E+1108EGA+AV2020+3晶+12针面板升级程序和数据
如题,请哪位高手大侠帮忙上传上来,已看了10来天的蒙古文了,不胜感谢之至!...
黄小明 嵌入式系统
高价请帮忙做个基于FPGA的视频监控项目,
我想做个基于FPGA的视频监控。在开发板上实现就行。EP2C8的那个开发板。最好用verilog写。图像采集320X240就行。要求图像对比。有人的时候把图像存起来。静止画面不存储。SD卡存储。你看看需要 ......
sishen100 FPGA/CPLD
djyos的可移植性(五)
3. for循环延时 有些驱动程序中,需要严格匹配器件的时序,有些硬件甚至要求微秒级的时序匹配,通常的做法是用for循环做指令延时。但指令延时恰好与CPU运行速度关系极大,不同的平台上 ......
djyos 实时操作系统RTOS

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1246  1005  1707  1805  1637  51  32  45  3  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved